Altium Designer 版本发布说明
Created: 十二月 20, 2023 | Updated: 十月 17, 2024
| Applies to version: 24
您正在阅读的是 24. 版本。关于最新版本,请前往 Altium Designer 版本发布说明 阅读 25 版本
以下列出了 Altium Designer 24 公开发布版本的发布说明。
Version 24.10.1
Build:45 日期:2024年10月10日
原理图
61654 | 设计中放置的托管图纸实例现在将在Web Viewer中显示。 |
62392 | 改进了单部件/多部件符号处理功能,并将适用于Alternate显示模式的相同特性和功能扩展至‘Normal’显示模式。(I:9891) |
62663 | 在特定情况下,公司徽标图形(SVG格式)不再显示在原理图上。 |
62869 | 当在Properties面板上(逐一)编辑选定元件的多个参数值时,需要再次单击某个字段,方可编辑其值。(BC:24126) |
63054 | 在某些情况下,使用Properties面板时,会遇到错误"System.Runtime.InteropServices.InvalidComObjectException: COM object that has been separated from its underlying RCW cannot be used"。 |
PCB
55389 | 在某些情况下,当尝试通过PCB List面板更改放置在电源层上某个区域的参数时,会遇到Access Violation。 |
59269 | 针对阻焊层生成的SVG几何图形不包括布线工具路径的挖空(开口)。 |
59866 | 添加了对差分对Dynamic Phase Matching的支持,包括通过动态相位匹配约束扩展的Matched Lengths规则、批量DRC支持和包含相位补偿的自动长度调整。(I:14281) |
60119 | 在DRC中,添加了Routing Topology设计规则,用于检查自定义拓扑结构(几乎所有From-Tos均得到正确实现)。 |
60464 | 在某些情况下,当‘Component Pushing’选项被设置为‘Push’时,移动旋转后的元件(或具有不规则封装层的元件)会导致元件‘跳跃’,而不是平滑移动。 |
60663 | 添加了在进行差分对长度自动调整时,启用差分对两侧之间的相位匹配的功能。 |
60883 | 添加了对使用Wire Bonding和chip-on-board(CoB)技术开展混合电路板设计的支持。(I:3207) |
61404 | 在某些情况下,将‘Component Pushing’选项设置为‘Avoid’后,尝试移动元件时会被卡住,而无法平滑移动。 |
61409 | 将‘Component Pushing’选项设置为‘Avoid’后,无法按照适用的间距规则移动元件。 |
61587 | DRC未检测到多边形铺铜内焊盘的热连接,而这些连接的宽度均小于相关Width规则中定义的最小允许宽度约束。 |
62084 | 当使用‘45/90 with Arc’转角样式从现有差分对重新布线时,圆弧不同心。 |
62140 | 运行交互式命令(例如,Move Object、Interactive Routing等)后,开始在设计区内进行平移时,会出现明显的延迟。 |
62316 | 对于特定设计,以v8或v7.1格式生成ODB++数据时,会导致该设计中的圆弧变成一个整圆。 |
62434 | 当将焊盘的形状更改为‘Custom Shape’时,先前用于该焊盘的形状未被应用/继承。 |
62442 | 对于特定封装,将其翻转到底层,然后返回后,该封装内的铜层对象会发生移动。 |
62617 | PCB Rules and Constraints Editor对话框中的Test Queries功能无法正常工作。(BC:24002, BC:24087) |
62716 | ‘Footprint Mirroring Prevention’和‘Enhanced Hole Clearance Detection’功能现已在本次发布中正式公开(默认ON)。 |
62788 | 编辑多边形铺铜和实心区域的转角时,平视显示器中未显示关于‘Radius’和‘Angles’的信息。(BC:24095) |
62848 | 由PCB.Rules.CheckReturnPathVia选项(Advanced Settings)提供的‘Enhanced Return Path Rule’功能仍处于Open Beta阶段,但在本次发布中默认ON。 |
62883 | 由PCB.Routing.EnableAutoShrinking选项(Advanced Settings)提供的‘Auto-shrinking During Interactive Routing’功能仍处于Open Beta阶段,但在本次发布中默认ON。 |
62899 | 由PCB.Rules.NeckDown选项(Advanced Settings)提供的‘Routing Neck-Down Rule’功能仍处于Open Beta阶段,但在本次发布中默认ON。 |
63051 | 无法在2D/3D View模式下正确显示交错过孔。 |
63057 | 在某些情况下,当使用Properties面板上的Health Check选项卡(针对电路板本身)时,会遇到错误 "System.ArgumentNullException: Value cannot be null. (Parameter "source")"。 |
PCB CoDesign
62226 | 已删除的基元无法显示在PCB CoDesign面板的Conflicts区域中。 |
62457 | 当在PCB CoDesign面板中显示组对象基元之间冲突的功能得到增强后,现在可以在其属性之前显示基元名称。 |
62458 | 现在会在合并时抑制Online DRC,以加快合并过程。 |
62478 | 更改电路板的原点会导致元件坐标发生变化,从而在运行比较时引起冲突。 |
62536 | 添加了合并对象属性的功能,以确保其值内不存在任何冲突,从而显著减少对象冲突数量。 |
约束管理器
61707 | 添加与差分对类具有相同名称的网络类(例如,在Physical视图中)后,会在尝试将第二个类添加到Clearances矩阵中时遇到错误。 |
61829 | 添加了从旧版规则管理系统一次性单向迁移到Constraint Manager的功能。 |
62623 | 对于已导入指令,现在可以通过Properties面板为其添加、更新和删除约束,并直接在Constraint Manager中对数据进行更改。 |
62626 | 如果在通过制定ECO将更改从原理图传递到PCB时,原理图上存在先前未导入Constraint Manager的指令,则会显示警告。 |
62635 | 当在Physical和Electrical(Nets)视图中从Schematic中进行访问时,无法针对多个选定的实体使用‘Remove Rule’、‘Remove Rules from Scope’和‘Delete Unmatched Object’命令。 |
62785 | 在Altium Designer 24.7/24.8/24.9中(从PCB)访问某个项目的Constraint Manager时,All Rules视图为空。(BC:24081) |
62955 | 在特定情况下,从原理图中更新PCB,然后在ECO中启用‘Remove Clearance Constraint [xxx] All’入口后,(从PCB访问时)Constraint Manager中的Clearances视图为空,并且随后无法进行同步尝试(从原理图侧添加间距约束)。 (BC:24181) |
62966 | 在某些情况下,当从原理图中更新PCB时,会遇到Access Violation“EOleException:值不能为空。(Parameter“输入”)”。(BC:24258) |
Draftsman
62832 | 在某些情况下,(通过Advanced Settings对话框)启用PCB.OpenCascadeLatestVersion选项后,将更改从项目的PCB导入到其Draftsman文档中时,Altium Designer会意外关闭。 |
3D-MID设计
62240 | 改进了处理包含区域的设计时的性能。 |
线束设计
61563 | 对于Bulkhead Connector(具有最多型腔的连接器),将针对线束制造文档内的接线列表进行自动分组,以确保在From列中正确分组其所有型腔。 |
61913 | 在某些情况下,使用Wiring Diagram时,会遇到错误 "EOleException: An item with the same key has already been added"。 |
平台
61714 | 当使用具有Standard Subscription或Viewer license许可证的Altium Designer时,Harness和Multi-board设计项目(及其相关文档)现在均将以‘View Only’模式显示。 |
62657 | 在某些情况下,Preferences对话框System - Account Management页面上的选定字段会出现高亮显示边界部分缺失情况。 |
62773 | 每当退出Windows Hibernation模式时,Altium Designer均会断开与活动Altium 365 Workspace的连接。(BC:23671) |
62859 | 在新Print对话框(通过Advanced Settings启用的UI.Unification.PrintPreviewDialog选项)的Pages选项卡上配置层,以通过OutJob文件(例如,Assembly Drawings)生成打印时,无法更改层的顺序或者禁用层的可见性。(BC:24244) |
数据管理
59115 | 当元件来自Altium Content Vault时,无法在ActiveBOM中正确显示元件选择数据。 |
61248 | 删除了将(外部VCS项下的)本地项目迁移到连接的Altium 365 Workspace的原生Git中央存储库时,会出现的冗余辅助对话框。 |
61295 | 在某些情况下,处理注释时,会遇到错误“System.NullReferenceException...”。 |
62052 | 如果Pins面板同样处于悬停且可见状态,则在尝试(通过Components面板)复制元件时会遇到错误。 |
62182 | 在某些情况下,在Manufacturer Part Search面板中进行首次搜索时,性能会明显下降。 |
62406 | 无法在Comments and Tasks面板上,按‘Assignee’进行过滤。(BC:23892) |
62482 | 在Altium 365 Web Viewer中添加注释后,在Altium Designer内查看该注释时,其中包含的撇号(')会错误地出现在HTML格式(')中。 |
62489 | 切换Workspaces时,与Explorer面板上‘Show Hidden Revisions’选项关联的复选框会消失。 (BC:22587) |
62490 | 在放置带有<字符的注释后,放置空格以外的文本时,会遇到错误 "System.ServiceModel.FaultException: Potentially unsafe input detected" 。(BC:23563) |
62499 | 如果在通过Explorer面板克隆原理图模板时,在该面板中打开了离散文件,则Projects面板中会出现多个克隆。(BC:23781) |
62504 | 针对存储在连接的Altium 365 Workspace中的PCB设计项目,添加了通过Requirements and Systems Portal处理已定义系统要求的功能。 |
62597 | 使用Explorer面板时,无法在连接的Altium 365 Workspace的项目文件夹结构中,拖放其子文件夹之间项目。 (BC:23971) |
62636 | (在Batch Component Editing模式下)编辑Workspace元件时,删除(关联元件模板中的)默认模型,然后尝试保存,会(在‘UnifiedComponent.DLL’模块中)引起Access Violation。 |
62660 | 在上下文注释窗口中,没有与右键单击上下文菜单上的命令(Cut、Copy和Paste)关联的图标。 |
62673 | 尝试从Explorer面板中拖动Workspace元件入口时,会引起错误“System.NullReferenceException”。 (BC:23971) |
62698 | 添加了在Create Project对话框中创建新项目时,查看和修改本地项目模板参数的功能。 |
62729 | 在某些情况下,当用户尝试在Altium Designer的第二个实例上断开与一个Workspace的连接后,(从Manufacturer Part Search面板上)将元件保存到该Workspace时,会遇到“Runtime error 2311”。 |
62887 | 创建新项目时,本地项目模板中的参数丢失。 (BC:24164) |
补充说明:Altium On-Prem Enterprise Server产品将在不久后停止支持SVN。我们将在后续发布过程中,更新有关何时结束支持的时间线。请了解有关如何将项目从SVN中央存储库迁移至Enterprise Server的内置Git中央存储库的更多信息。
导入/导出
61660 | 在装有Windows 11 Pro(64位)的计算机上尝试导入PADS库文件时,Altium Designer会意外关闭。 (BC:23889) |
61964 | 导入KiCad v8设计时,复制的层次式图纸中的元件位号标识符没有被正确注释。 |
62339 | 当尝试导入特定KiCad设计时,Import Wizard会发生崩溃并显示 "Catastrophic Failure"。 |
62362 | 当尝试导入特定PADS ASCII文件(以及相关.c、.d和.p库文件)时,Altium Designer会发生崩溃,然后关闭。 |
SI Analyzer by Keysight
62333 | 添加了一种增强方法,用于使用SI Analyzer by Keysight直接在Altium Designer环境中进行信号完整性分析。 |
其他
62464 | 对于特定Altium 365 Workspace中的元件,在使用Altium MCAD CoDesigner时,系统参数‘Description’未被推送到MCAD侧。 |
Version 24.9.1
Build: 31 日期:2024年9月11日
原理图
59348 | 在某些情况下,当进行项目发布时,会遇到异常情况"Index was outside the bounds of the array"。 (BC:24021) |
61606 | 在放置过程中,现在会忽略多部件元件的备用视图中的空的子部件。(I:9891) |
61822 | 在通过Properties面板选择替换元件后,元件参数列表未自动刷新。 |
PCB
56380 | 在某些情况下,当打开包含PCB且PCB Rules And Violations(固定)面板可见的Altium Designer时,右键单击面板中的‘Component Clearance Constraint’入口会导致(在模块ADVPCB.DLL中)出现Access Violation。 |
59683 | 在某些情况下,编辑对象或使用交互式命令时,会(在模块“ADVPCB.DLL”中地址000000015CEEC132处)遇到Access Violation。 |
61376 | 在某些情况下,在将精确放置元件的无差错组合复制/粘贴到设计中的其他位置后,某些复制的元件组会引起元件间距违规。 |
61955 | 现在可以将元件放置得足够近,从而使其封装层轮廓完全重叠。(BC:22953, I:21187) |
62115 | 对于选定的Workspace元件,现在可以从Properties面板的Footprint Name字段中选定并复制其封装名称。 |
62407 | 范围为InStructureClass vs InStructureClass的Clearance设计规则,未引起DRC违规。(BC:23901) |
PCB CoDesign
62134 | 添加新规则后,规则优先级被意外更改。 |
62185 | 未推送本地提交时,无法还原本地更改。 |
62195 | 在某些情况下,使用Update from Server命令后,无法通过重新打开文档,显示从连接的Workspace中提取的最新数据。 |
62323 | 尝试合并包含重名组合的设计时,会遇到错误。 |
约束管理器
61643 | 在从Layer Stack Manager中删除所有Impedance Profiles后,无法在Physical视图(从PCB上进行访问)中,删除基于阻抗的宽度值,编辑Preferred Width字段或者将Impedance Profile约束更改为‘No Impedance’。 |
61754 | 当‘Altium Dark Gray’主题处于活动状态时,‘Constraint Set Intersection Found’对话框使用了不正确的颜色。 |
61828 | 现在可以启用/禁用在All Rules视图中定义的基本规则(从PCB上进行访问时)。 |
61832 | 增强了在传递针对Clearances Matrix所做更改时,ECO对话框中显示的入口和详细级别。 |
61833 | 改进了All Rules视图(从PCB上进行访问时)上Clearances Matrix的显示功能,以确保现在可以采用单独行的形式显示所有自定义值。 |
61834 | 在Constraint Manager的‘Clearances Settings’属性中,添加了‘Apply Zero Keepout Clearance’选项。 |
Draftsman
60237 | 在某些情况下,无法使用常规保存控件保存Draftsman文档(PCBDwf)。 (BC:9186) |
61051 | 对于特定PCB设计中的特定变量,已放置Board Fabrication View的助焊层上缺失某些元件。 |
62373 | 在特定设计的Draftsman文档中,已放置Board Assembly View的特定层上的填充被错误地旋转。 |
3D-MID设计
61575 | 添加了通过单击和拖动其中一个顶点来编辑线路的功能,以及通过单击和沿着现有线路线段拖动零件来创建新顶点的功能。 |
61984 | 添加了在处理3D-MID文档(PcbDoc3D)时对‘Net Color Override’功能的支持。 |
线束设计
59678 | 引入了使用Project Releaser进行高完整性线束设计发布管理的功能。 |
61057 | 在将Layout Drawing中的Workspace元件更新到其最新版本后,如果先前使用Spacebar键进行了旋转,则其物理模型的旋转将被重置为0。 |
61827 | 在特定情况下,如果打开的HarDwf文档中包含的Wiring Diagram View或Layout Drawing View含有带有空行的文本框架,则会导致 "Object reference not set to an instance of an object"错误。 |
平台
57606 | 在某些情况下,在脚本Form中访问TListView对象的Columns Editor时,会(在模块‘EditScript.DLL’中)遇到Access Violation。 (BC:21877) |
61421 | 更新了License Management UI中的所有文本,以明确说明将不再为永久许可证提供续订。永久许可证在到期后仍可继续使用,但在此之后,您将无法访问Altium Designer的后续更新内容(无法获取新特征/功能),亦无法访问通过Altium 365平台提供的云功能。 |
62546 | 在打开高级设置选项‘System.UseCefSharp123’后,打开其第二个实例时Altium Designer会发生崩溃。 |
62555 | 在某些情况下,在更新到Altium Designer 24.8后,启动软件时会因“加载动态资源时出现错误”而发生崩溃。 |
数据管理
56824 | 使用Project Releaser时,Source Data集的版本被错误地用在由其他数据集生成的数据中。 (BC:18641) |
61387 | 在某些情况下,当将手绘图纸添加到现有注释中时(例如,在原理图或PCB上),会遇到 "ImageBase64 must include mime type" 错误。(BC:23737) |
61760 | 当将Altium Designer设置为使用日语本地化时,尝试将Component编辑器切换为其Batch Editing模式,会导致 "Could not convert variant of type (Null) into type (OleStr)"错误。 |
61938 | 本次发布恢复了共享Workspace项目只读快照的功能,而此项功能自Altium Designer 24.4以来一直处于隐藏状态。 |
62014 | 在连接的‘On-Prem’服务器中创建新项目时,尝试使用省略号(...)按钮来更改Repository Folder时,会遇到错误。 |
62041 | 添加了(在Project Options对话框的Parameters选项卡上)复制Workspace端项目级参数的功能。 |
62141 | 在某些情况下,当连接到On-Prem服务器并使用外部Git中央存储库中的项目时,会遇到'401 errors',并且有时还会遇到来自该中央存储库的锁定。 |
62177 | 添加了在Create Project对话框中创建新项目时,查看和修改Workspace项目模板参数的功能。 |
62600 | 使用‘Component Database to Workspace Data Synchronization’功能时,尝试将DbLib(连接到MySQL数据库)添加到.CmpSync文档会导致遇到错误。 |
导入/导出
58206 | 在某些情况下,当对想要通过Import Wizard导入的Allegro库文件进行定义时,会(在模块“LoadAllegro.IWZ”中)遇到Access Violation。 |
61722 | 导入特定Allegro设计时,生成的PCB文档为空。 |
其他
60385 | 在某些情况下,会(在模块“X2.EXE”中)遇到Access Violation。 |
61005 | 在某些情况下,当访问包含网络打印机的菜单(使用IPP协议,且端口WSD被设置为默认端口)时,会(在模块“X2.EXE”中)遇到Access Violation。 |
Version 24.8.2
Build: 39 日期: 2024年8月21日
原理图
60624 | 在某些情况下,会遇到 "Cannot set Visibility or call Show, ShowDialog, or WindowInteropHelper.EnsureHandle after a Window has closed" 错误。 |
61353 | 当使用Board Level Annotation时,设置为不使用‘Designator Index Control’的文档通道,无法应用正确的位号标识符索引。 |
61429 | 在Library Update Settings对话框(Item Manager高级更新选项)中定义的参数更新设置未被保留。 |
PCB
56711 | Interactive Routing工具现在支持对“Trace Centering”进行配置和应用,以确保在进行布线时能够在障碍之间将导线居中。 |
57986 | Interactive Routing工具现在支持真正的“零斜接”。如果Miter Ratio = 0,则不会创建斜接(以前会创建一个被相邻导线完全覆盖的短斜接)。 |
59164 | 添加了一条新的‘Routing Neck-Down’规则,以确保您能够在Neck-Down导线的宽度小于Preferred Width时,定义其最大允许长度。 (I:11512) |
59341 | 添加了单层PCB创建功能,并在PCB编辑器、Layer Stack Manager和生成输出中提供了相应的支持。(I:10797) |
59835 | 在定义焊盘堆栈时的可用预定义焊盘形状列表中,添加了圆形‘Donut’形状。 (I:18588) |
60366 | 在Interactive Router(单端布线)中,添加了‘Auto-Shrinking’选项,以确保可将导线宽度缩小至适合在狭窄位置进行布线的宽度。 |
60618 | 将一个PCB导出为EDB格式后,在Ansys中打开文件时,发现圆弧在某些位置并不是很平滑。 |
61062 | 导入一个DXF文件后,尝试选定所有单个形状,然后将其转换为单一区域(Tools » Convert » Create Region from Selected Primitives)时,仅会转换其中一个形状。 |
61083 | 当通过PCB面板的Hole Size Editor选定孔时,在主设计区域内,(Unique Holes部分的)每个选定组中仅会有一个过孔被选定。 (BC:23361) |
61208 | 对于特定设计,如果已在启用高级选项PCB.Rules.Width.CopperLoopsCalculation的同时,在Width规则中启用了‘Check Min/Max Width for Physically Connected’选项,则Altium Designer会在运行DRC时挂起。(BC:23283) |
61418 | 当在项目中使用Constraint Manager时,未在交互式布线和拖动过程中,观察到针对网络类定义的特定间距。 (BC:23164) |
61448 | 如果SMD焊盘的‘Plated’属性被错误地设置为ON,则会在元件的SMD焊盘与多边形铺铜之间应用不同的间距。 (BC:20733) |
61610 | 从Copper Resistance字段的标签中,删除了‘[nOhm]’入口(通过Properties面板配置Layer Stack属性时)。输入值以nΩ为单位。 |
61729 | 当在对的现有布线部分之间进行差分对布线时,无法在现有Diffpair线路的任何点处结束布线。 |
61748 | Interactive Router会将已关闭区域作为障碍忽略,从而导致(该区域内的)拖动导线突然被推挤到该区域以外。 |
61916 | 在某些情况下,当(以默认参数)使用Automatic Length Tuning功能时,生成的调整模式会产生短路违规。 |
62025 | 对于引用具有空Name的PCB Footprint的Workspace元件,使用Update From PCB Libraries功能时,会将其显示为失败的匹配条目,并显示“Component Is Not Properly Linked And Synchronized. No Comparison Data Available.” |
62030 | 用于控制钻孔符号是否自动进行更新(在线更新)的功能,现已在本次发布中正式公开(默认OFF)。 |
62232 | 在三维模式下查看电路板时,单击选定元件后会选定三维主体,并在Properties面板中显示三维主体的信息,而不是元件信息。 |
62345 | 在进行交互式布线时,无法通过Properties面板更改Via Diameter或Via Hole Size。 |
PCB CoDesign
61267 | 添加了对‘Copper Resistance’和‘Via Plating Thickness’参数的支持(作为Layer Stack Manager属性的一部分)。 |
约束管理器
57002 | 在某些情况下,通过ECO将更改顺利从原理图传递到PCB后,再次访问ECO时会列出相同的‘Change Rules’操作。 |
59635 | 在执行ECO以使用原理图上所做的更改更新PCB后,(在PCB侧)针对内层Min Width/Preferred Width/Max Width设置的值,会被重置为默认值。 (BC:23198) |
60732 | 添加了在设计之间导出和导入约束的功能。 |
60823 | UI中所用部分图标不一致。 |
61024 | 当从原理图中访问Constraint Manager时,现在可以独立于该所选电路板定义的层堆栈,针对同一设计项目中的任何PCB文档选择和配置(各层的)特定宽度约束。当(从Physical视图中)对Width和Differential Pairs Routing约束进行配置时,该功能适用。 (BC:23866) |
61082 | 在从Clearances视图(通过PCB访问)中将所选单元格保存为约束集后,在保存更改然后关闭/重新打开Constraint Manager时,该约束集未显示。 |
61195 | 在特定情况下,更改Clearances视图(通过PCB访问)中的单元格值,然后单击另一个单元格时,会遇到AV "The given key was not present" 。 |
61200 | 已针对可用于通过All Rules选项卡访问Clearance规则的约束UI进行更正,以确保其现在与主Clearances视图中所示UI相匹配。 |
61227 | 已在主Design菜单中,将从Schematic侧访问Constraint Manager的命令,上移至类似于PCB侧命令的位置。 |
61320 | 在某些情况下,更改PCB的层堆栈,然后访问(已打开的)Constraint Manager时,会遇到 "An item with the same key has already been added"错误。 |
61629 | 更改PCB上Room的大小并保存后,在Constraint Manager中进行后续更改和保存时,会导致Room被重新设置为先前的大小。 |
61702 | 当从PCB中访问Constraint Manager时,现在可以启用/禁用All Rules视图中定义的高级规则。 |
61791 | 除非已在Preferences的Data Management - Device Sheets页面上禁用‘Make Device Sheets in Projects Read-only’选项,否则将默认无法修改从只读文档(器件图纸和托管图纸)中导入的指令。 |
61836 | 添加了在原理图侧配置Width或Differential Pairs Routing规则时(通过Edit PCB Rule (From Schematic)对话框)时启用所选Impedance Profile的功能。 |
Draftsman
60961 | 在某些情况下,删除已放置表中的合并单元格后,会遇到 "Index was outside the bounds of the array"错误。如果在此之后进行保存,则会无法再次打开该文档。 |
3D-MID设计
56593 | 三维PCB环境的菜单现在会从一开始即正确加载,而无需进行任何手动配置。 |
61576 | 添加了在基板上选定和拖动多个元件的功能。 |
61580 | 现在会在Properties面板中,显示三维基板文件的名称(和完整路径)。 |
多板设计
60594 | 交换配对部件的引脚编号后,System Connector和Mated部件的网络名称会不匹配,而看起来像是两个短接在一起的不同网络。 |
61035 | 在某些情况下,将更改从下级项目导入到多板原理图中时,会重复遇到"The Reference Pin is in the net"错误。 |
61479 | 对Module Net命名的更改不会保留在Connection Manager中,亦不会在Properties面板中显示,而是会通过ECO流程传输到下级项目中。 |
线束设计
60593 | 添加了在Wiring Diagram中定义压接类型腔时指定‘Strip Length’和‘Pull Off Length’的功能。这些属性均包含在HarDwf文档的接线列表和连接表对象中。 |
60765 | 添加了对通过向线缆的选定导线添加接头来拆分线缆的支持。 |
61137 | Wiring Diagram中放置的No Connect’对象,会在HarDwf的Wiring List和Connection Table中显示为通用‘NC’入口,而不是真实的位号标识符命名。 |
61331 | 添加了在BOM中显示布局标签文本值的功能。 |
61684 | 添加了对在Harness Draftsman文档(.HarDwf)中使用注释和任务功能的支持。 |
平台
61372 | 在某些情况下,当更改主显示器显示(以及在激活Draftsman文档后打开Altium Designer)时,会遇到 "UCEERR_RENDERTHREADFAILURE (Exception from HRESULT:0x88980406)" 错误。 (BC:20761) |
61422 | 连接到Workspace时,‘Open Any Existing Document’按钮会从Quick Access Bar中消失。 |
61704 | 创建新项目时,无法在Project Name字段中输入空格字符。 |
62073 | 在本次发布中,Altium Designer已由.NET Framework 4.8改用.NET 6。 |
数据管理
60805 | 历史与版本控制'右键快捷菜单(项目面板)进行了微小的术语更改,并在访问时根据光标下的文档提供比较命令。 |
61213 | 在Component编辑器的Batch Editing模式下克隆具有已定义部件选择的元件时,部件选择数据未包含在内。 |
61216 | 对于打开的Workspace设计,尝试在未连接到Workspace时制作原理图或集成元件库时,会导致"Access denied! User login required for this service"错误。 (BC:23254) |
61299 | 已从Scripting项目的File菜单中,删除了‘Save Project as Template to Server’命令,因为其不适用于该类型的项目。 |
61527 | 在某些情况下,在连接到Workspace后立即使用Window » Close All命令时,会导致"Unable to cast COM object of type "System.__ComObject"..."错误。 |
61604 | 无法通过Preferences内Data Management - Templates页面上的Defaults选项卡,分配默认OutJob文档。 (BC:23553) |
61608 | 在可针对Workspace元件进行配置的确认检查中,添加了新的违规类型‘Number of Pads Exceeds Number of Pins’。 (I:17154) |
61692 | 当通过定义Components Synchronization Configuration文档(*.CmpSync)在Database与Workspace之间实现元件同步时,您现在可以将数据库参数映射到Workspace元件的Item ID中。 |
61693 | 在某些情况下,对于某些供应商,ActiveBOM无法根据链接供应商数据,找到基于文件的部件供应商数据。 (BC:23454) |
61694 | 当批量发布元件更改(Batch Component Editing)时,如果至少一个元件的部件选择已通过预览窗口进行了更改,则会默认禁止发布所有元件。 |
61941 | 当在已连接Altium On-Prem Enterprise Server上提供本地项目时,会无法将本地Git中央存储库选为目标。 |
61973 | 在某些情况下,使用Components面板时,会遇到 "System.AggregateException: One or more errors occurred. ---> System.ServiceModel.FaultException: Access denied! User login required for this service"错误。 |
62277 | 在某些情况下,通过OutJob生成导出注释报告时,会遇到 "Object reference not set to an instance of an object" 错误。 |
62367 | 当在已连接Workspace中创建新元件时,切换到Batch Component Editing模式后,定义的目标文件夹路径会被截断为上级文件夹‘Components’下方的不超过‘2个下级文件夹’。 |
导入/导出
58148 | 导入特定xDX Designer设计时,所有导入的部件均缺少‘Symbol Name’参数。 |
60290 | 导入Xpedition设计/元件库时,添加了对圆形‘Donut’焊盘的支持。 |
60990 | 导入xDX Designer设计时,低电平活动网络标签会被导入为高电平活动网络标签(不支持网络标签否定),从而导致错误地连接了(具有相同名称的)不同网络。 |
61337 | 导入特定Allegro设计(brd + dcfx)时,与Allegro中定义的‘Shape To Shape’值相比,Fill-Fill、Poly-Poly和Region-Region的间距值不正确。 |
61338 | 导入特定Allegro设计(和dcfx文件)时,导入的Routing Width规则引用了物理CSet名称,而不是实际的Net名称。 |
61803 | 导入KiCad v.8设计时,位号标识符未在生成的PCB上正确导入,而是显示为‘Unx’,从而破坏了原理图侧元件的元件链接。 |
电路仿真
60625 | 在某些情况下,当在激活Simulation Dashboard后打开项目时,会遇到 "ValueFactory attempted to access the Value property of this instance"错误。 |
其他
56818 | 当连接到Altium On-Prem Enterprise Server并尝试使用Altium DXP Developer界面发布自定义扩展时,Altium Designer会冻结。 |
Version 24.7.2
Build: 38 日期: 2024年7月23日
原理图
59542 | 在某些情况下,使用Smart Paste将对象粘贴到阵列中时,行距值会导致对象无法正确放置到该阵列的定义列中。 (BC:22584) |
60079 | 添加了无需更改原理图上的符号或向PCB添加封装,即可在变量中选择元件作为备用零件的功能。(I:4369, I:18678) |
60725 | 改进了单部件/多部件符号处理功能。如果多部件元件仅在一个子部件中定义了基元,则位号标识符后缀现在将被隐藏。当子部件/模式为空(不含基元)时,将无法再选定该子部件(或备用显示模式)。 |
61121 | 在Error Reporting选项卡(Project选项)中,添加了新的违规类型‘Port with No Matching Ports’,用于在扁平化设计中检测跨源原理图没有相应/匹配端口的端口。 (I:5885) |
61122 | 在多通道设计中,已编译图纸(和生成的PDF输出)上,Port名称未正确显示,存在视觉错误。其使用了通道后缀,而不是进行更高级别的命名。 |
61124 | 对于使用托管图纸和带有备用元件的已定义变量的项目,每次运行Board Level Annotation时,均会将备用元件加载为附加元件。 |
61214 | 在某些情况下,当为变量添加备用零件时,会遇到“Illegal characters in path...”错误。 |
61659 | 在某些情况下,当在Properties面板打开的情况下,在大型设计中的原理图上移动对象时,Altium Designer会‘冻结’。 |
PCB
59354 | 当输入焊盘的Corner Radius值(不带单位)时,默认单位被意外更改,所以期望值(以%为单位)将被添加为以mil为单位的值。(BC:23124) |
59993 | 扩展了Return Path规则,以确保能够指定‘Max Stitch Via Distance’,并获得了Batch DRC支持,以在超过此距离时标记违规。 (I:12747) |
60682 | 在Interactive Router中,引入了一种新的环路自动删除执行方式,从而改进了进行任意角度布线时的删除功能,并为将来的增强功能奠定了基础。 |
61026 | Applicable Binary Rules对话框中所示Clearance规则的Gap值,与Constraint Manager中定义的值不匹配。 |
61037 | 启用PCB.Pad.CustomShape.CornerRadiusAbsolute后,使用先前版本(24.3版本之前)软件创建的PvLib中定义的转角半径(%)会显示为0%。 |
61054 | 在特定情况下,如果多个设计文档以平铺样式打开,则当在设计的PCB文档上拖动导线时,可能会发生严重的崩溃。 |
61055 | 在Layer Stack Manager属性中,添加了‘Copper Resistance’和‘Via Plating Thickness’参数,以便能够在导出为Ansys EDB格式时包含。Power Analyzer by Keysight工具同样支持‘Via Plating Thickness’。 |
61086 | 在某些情况下,添加泪滴焊盘时,会生成不规则形状,其中导线会以一定角度进入焊盘。(I:21090) |
61201 | 在特定情况下,将DXF文件导入到新PCB中时,会导致多个源圆弧具有不同的开始角度和结束角度。 |
61209 | 当多层焊盘(TH Pads)是该规则所涵盖网络的一部分时,未按照适用的Creepage Distance规则所定义的指定距离进行多边形铺铜。 (BC:18273) |
61262 | 对于使用Advanced Rigid-Flex和嵌套区域的特定设计,生成的Gerber文件中不存在电路板上特定位置的Top铜层焊盘。 |
61290 | 在某些情况下,在对导线执行单侧长度调整时,会(在“RouterEntry.dll”模块中)遇到Access Violation。 |
61316 | 将高级选项PCB.RigidFlex.SubstackPlanning置于OFF状态后,将PCB导出为Ansys EDB格式时,会遇到 "External component has thrown an exception" 错误。 |
61333 | 使用Properties面板时,无法将手动粘贴扩展应用于多个选定焊盘。(BC:23117) |
61399 | 在某些情况下,当导出为DXF格式时,多边形铺铜和铜层区域会未填充。(I:3918, BC:14157) |
61480 | ‘Absolute Value for Pad Corner Radius/Chamfer’功能现已在本次发布中正式公开。 |
61494 | 对于电源网络,未布线网络长度值(当在PCB面板中浏览网络时)显示为‘n\a’。 |
61515 | 在某些情况下,当导出为DWG格式(启用‘Export with Polylines’选项后)时,槽孔形状不正确或上覆铜层。在其他情况下,槽孔错误地变为圆孔,且焊盘位置不正确(当与孔位置偏移时)。 (BC:20855) |
62015 | 右键单击并不总是会结束PCB编辑器中的交互式命令(例如,布线)。请注意,此项修复基本达到了Altium Designer 24.6中对问题#60489的修复效果。 |
PCB CoDesign
60984 | 在PCB CoDesign面板中,添加了‘Leave Feedback’控件,以确保您能够快速直接向Altium Developers发送反馈,并提出仅与PCB CoDesign功能相关的建议/问题。 |
61066 | 使用‘Altium Light Gray’主题时,Action Required对话框中的‘!!’图标外观不正确。 |
61067 | 当处于‘Document Is Out Of Date’状态时,PCB文档底部的横条中会出现一个‘关闭叉号’,而在使用‘Altium Light Gray’主题时其几乎不可见。 |
62040 | 在极少数情况下,PCB CoDesign面板不会显示任何想要合并的差异,从而导致一个用户已保存的更改被另一个用户所做的更改覆盖。 |
62069 | 在某些情况下,当多个用户同时推送其更改时,无效修订会保存到服务器中,而其中一个用户会收到Git Error“请求失败,状态代码:500”。 |
约束管理器
59755 | 当从PCB内部访问规则信息(例如,适用的Unary/Binary规则或对象违规)时,Constraint Manager将打开,并高亮显示适用的规则单元格。 |
60073 | ‘Electrical - Diff Pairs’视图中出现的‘All Differential Pairs’范围被视为下面的‘All’范围,因此会与‘Physical’视图中出现的‘All Differential Pairs’完全无关。 |
60100 | 仅在Constraint Manager中所做的更改不会被检测为已修改了父项目,并且Projects面板中未提议‘Save to Server’。 |
60243 | 添加了导出和导入约束集的功能。 |
60324 | 高级规则,仅在PCB侧约束管理器中支持,在PCB的ECO过程中会被错误地建议为在原理图侧缺失。 |
60997 | 在All Nets - Min Width字段(Physical视图)中指定的值未被子级网络(尚未为其定义自定义值的子级网络)所继承。 |
60999 | 在Constraint Manager中所做的更改与对原理图所做后续更改之间存在同步问题,其中原理图更改未同步且Refresh按钮显示为灰色。 |
61025 | 作为Constraint Manager属性的一部分,添加了对全局选项‘Ignore Pad to Pad Clearances within A Footprint’的支持,以确保能够将其快速应用于所有定义的间距规则。 |
61107 | 在Physical选项卡上编辑实体宽度规则时,底部表格现在支持通过单击进行单元格值编辑,以及多单元格编辑。 |
Draftsman
60782 | 改进了处理源PCB具有大量三维模型的Draftsman文档时的性能。 |
61199 | 改进了在文档中拖动视图的功能。您现在可以移动视图,而不会遇到任何有害延迟。 |
61294 | 在某些情况下,尝试向Draftsman文档添加注释时,会出现"An item with the same key has already been added. Key: PageId"错误。 (BC:23752) |
3D-MID设计
60898 | 对于特定设计,将天线封装拖到基板上会导致Access Violation。 |
多板设计
60731 | 通过连接的Workspace的Web Viewer查看该文档时,在多板原理图上为线束定义的图形线类型未得到如实反映。 |
线束设计
59913 | 无法将一个束的长度设置为大于5454毫米。 |
60166 | 添加了用于控制在HarDwf文档中放置的Connection Table内显示哪些型腔信息的功能。 |
60585 | 线束覆盖物的粘贴副本在Layout Drawing上不可见,但其实际存在并反映在ActiveBOM文档中。 (BC:21690) |
61307 | 添加了对在Harness Design文档(Wiring Diagram和Layout Drawing)中使用注释和任务功能的支持。 |
平台
60568 | 在某些情况下,当Altium Designer的安装更新失败时,不会进行回退操作,从而导致该软件处于不一致状态。 |
61030 | 从本次发布开始,所有‘SOLIDWORKS PCB Connector’扩展以及重复的‘MCAD IDX Exchange(Mechanical CAD Collaboration)’扩展均将不再可用。 |
61143 | 在某些情况下,更新Altium Designer时,即使软件未运行,Installer仍会要求“请关闭Altium Designer以继续”,从而阻止安装。 |
数据管理
60640 | 当通过Create Project对话框创建新项目时,现在可通过选择使用该模板,查看在项目模板中定义的参数。 (I:14283) |
61068 | 使用‘Altium Light Gray’主题时,Edit Templates对话框(从‘Data Management - Component Types’优选设置页面访问)的默认大小和外观不正确。 |
61144 | 使用‘Altium Light Gray’主题时,用于过滤Components和Manufacturer Part Search面板中UI元素的颜色不正确。 |
61211 | 在某些情况下,尝试通过Explorer面板下载Reuse Block时,会导致 "Failed to download documents. Invalid item revision URL" 错误。 |
61245 | 在某些情况下,ActiveBOM文档内已定义变量中备用零件的Comment/Name字段为空。 |
61261 | 对共享Workspace项目进行更改并保存更改内容时,即使Workspace已连接,仍会出现错误对话框“Git Error - Please Connect to Target Server First”。 |
61313 | 当另一个用户开始编辑软锁定文档时,对话框中会出现一个‘关闭叉号’,而在使用‘Altium Light Gray’主题时其几乎不可见。 |
61330 | 在整个UI中,已将‘Clone’现有项目命令重命名为‘Make a Copy’。 |
61347 | 对于其中的特定Workspace和设计,ActiveBOM内备用零件的‘Manufacturer 1’和‘Manufacturer Part Number 1’字段为空。(BC:22884) |
导入/导出
58143 | 您现在可以在导入xDX Designer设计时,为元件映射定义替代参数(Footprint、Designator、Comment和Description字段)。如果第一个参数不存在,则将按顺序使用下一个参数。 |
61021 | 在导入特定OrCAD设计时,一些元件的位号标识符会在生成的原理图文档上被重置(U?)。 |
Power Analyzer by Keysight
55264 | 添加了对‘Via Plating Thickness’参数的支持,而该参数将作为Layer Stack Manager属性的一部分针对PCB进行定义。 |
其他
61071 | 对于特定Script项目,尝试使用Object Inspector面板更改Form上所选控件的属性时,会(在EditScript模块中)导致Access Violation。 |
Version 24.6.1
Build:21 日期:2024年6月18日
原理图
59204 | 在某些情况下,在SchLib中粘贴元件引脚并进行放大/缩小时,会遇到 "The parameter is incorrect"错误。 (BC:22466) |
59709 | 在某些情况下,会遇到 "Unable to cast COM object of type "System.__ComObject" to interface type "rt_basic.IInterfaceList"..."的错误。 |
59918 | 在比较Propagation Delay参数和生成ECO以根据原理图更改内容进行PCB更新时,存在舍入问题。 (BC:22226) |
60729 | 通过OutJob生成PDF格式的项目原理图时,文档书签的顺序与项目中图纸的顺序不一致。 (BC:19044) |
PCB
58250 | 添加了一个Advanced Settings选项(PCB.Performance.UseRegionTriangulationCache),启用该选项后,即可通过使用区域三角测量缓存来提高PCB加载性能。 |
59344 | 针对PCB Layout Replication对话框的Preview区域进行了功能增强,以确保其可指示所选目标块的预览加载或更新时间。 |
59812 | 对于特定大型设计,在通过View Configuration面板打开和关闭各层的可见性时,会出现明显的滞后。 |
60174 | 在对包含已放置Reuse Block的原理图进行标注后,尝试根据更改内容进行PCB更新,会(在‘ADVPCB.DLL’模块中)导致出现Access Violation。 |
60197 | 添加了使用PCB.LiveDrillSymbols高级设置选项时,控制钻孔符号是否自动更新(实时更新)的功能。 |
60489 | 当交互式命令(例如,Move Object、Interactive Routing等)正在运行时,在设计区内进行平移会出现明显的延迟。 |
60790 | 以Ansys EDB格式导出PCB时,平面层的‘Negative’属性现在将被禁用。 |
60791 | 添加了在以Ansys EDB格式导出PCB时,对差分对的支持。 |
60792 | 添加了在以Ansys EDB格式导出PCB时,对网络类的支持。 |
60821 | 在某些情况下,在调用‘Run DRC Rule Class (<RuleType>)’命令后,直接单击PCB Rules And Violations面板中的违规入口,会(在‘ADVPCB.DLL’模块中)导致出现AV。 |
60849 | 在某些情况下,在PcbLib文档内放置一条线时会出现明显的延迟。 |
60856 | 启用PCB.Pad.CustomShape.CornerRadiusAbsolute后,Rounded Rectangular Pad周围的多边形铺铜距离小于适用Clearance规则中的指定距离,从而导致出现冲突。 (BC:23225) |
60877 | 在以Parasolid格式导出拼版PCB后,无法在SOLIDWORKS中打开该文件。 |
61013 | 对于特定PCB设计项目,尝试添加ActiveBOM会导致遇到"Input string was not in correct format..." 错误。 |
PCB CoDesign
60746 | 添加了对由不同用户创建但具有相同名称的组合所做更改的检测支持。 |
约束管理器
59200 | 在PCB-to-SCH Engineering Change Order流程中,不支持Differential-Pair Classes。 |
60454 | 在从Physical视图中删除差分对后,其名称仍保留在差分对类项下,直至Constraint Manager被保存并重新打开。 |
60459 | 在SchDoc中启用Cross Select Mode后,未在Constraint Manager(从原理图进行访问)中正确选定对象。 |
60460 | 删除类或差分对后,必须保存并重新打开Constraint Manager,方可再次顺利使用Import from Directives/Create Differential Pairs。 |
60582 | 使用‘Altium Light Gray’主题时,几乎无法读取Properties面板Constraint Sets区域内的信息。 |
60611 | 由于‘All Net Classes’具有与‘All Nets’完全相同的功能范围,因此将其从Clearances视图中删除。 |
60617 | 在针对某个网络定义Same Net Clearance值(Physical视图、Schematic)并进行PCB更新后,再次更新PCB会(在‘WorkspaceManager.DLL’模块中)导致出现AV。 |
60679 | 使用Impedance Profile时,无法通过Physical视图更改规则的Min Width值。 |
60735 | 从原理图访问Constraint Manager并尝试将网络添加到网络类(具有相同名称)时,会遇到"An item with the same key has already been added"错误。 |
60778 | 如果在导入设计指令前即已启用规则的可见性,则在导入后其任何规则仍会显示在原理图上。 |
60904 | 无法(在Physical和Electrical视图中)将可选规则从‘All Nets’范围中删除。 |
61012 | 创建新PCB设计项目时,‘Constraint Management’选项现在将默认处于禁用状态。 |
Draftsman
59535 | 靠近Section视图线时,无法访问Assembly视图中的元件属性。进行双击会导致选定/更新Section视图。此外,在某些情况下,选定Assembly视图会导致其附近的Section视图消失。 (BC:22765) |
60475 | 在某些情况下,尝试将Board Isometric View放入Draftsman文档中会导致遇到"Value cannot be null"错误。 |
3D-MID设计
58429 | 添加了通过将新‘UV’Plane Kind用于对齐栅格,在3D基板表面上沿更‘自然’线进行布线的功能,其栅格线将随着基板的自然曲线发生变化。 |
59521 | 添加了捕捉优先级覆盖功能,使其能够在与现有导线进行布线时捕捉到栅格,而不是该导线的中心线。 |
60657 | 添加了当封装同时包含焊盘,以及实心区域和/或填充时,对将元件放置到基板上的支持。 |
多板设计
58474 | 在某些情况下,尝试在多板原理图上添加注释时,会遇到 "Object reference not set to an instance of an object" 错误。 |
线束设计
58698 | 对于特定设计,尝试将更改内容从Layout Drawing导入Draftsman文档时,会导致 "Feature is out of the bounds of this quadtree node"错误。 |
60498 | 如果在Harness设计过程中从ActiveBOM生成BOM Violations Report时,腔内包含多个元素(例如,压接和密封),则会错误地报告重复位号标识符违规。 |
60584 | Components面板的‘Where Used’功能不支持通过已连接Workspace,使用腔元件、线缆和导线元件。 |
60592 | 在某些情况下,Harness Draftsman文档中的Layout Drawing对象不会根据源Layout Drawing文档中所做更改进行更新。(BC:21492) |
60655 | 将Wiring Diagram中的导线替换为已连接Workspace中的Harness Wiring元件(具有多种定义颜色)后,该导线未正确着色。 |
61014 | 在Wiring Diagram中选定Twist对象后,Properties面板上未显示其关联对象。 |
平台
60445 | 在某些情况下,使用License Management视图时,会遇到 "The calling thread cannot access this object because a different thread owns it"错误。 |
60683 | 添加了一个新的高级设置选项‘System.UseCefSharp123’,用于在Altium Designer(例如,Home页面)中对CefSharp v.123(选项ON)与CefSharp v.97(选项OFF)进行使用切换。 |
60848 | 使用‘Altium Light Gray’主题时,几乎无法读取Preferences对话框System - Mouse Wheel Configuration页面上选定单元格中的文本。 |
数据管理
58487 | 如果在已连接Workspace中同时打开了过多元件进行编辑,则会无法对Part Choices的编辑权限进行检查。 |
59614 | 在PCB设计项目中使用Managed Schematic Sheet时,其将以Item-Revision ID而不是名称显示在Projects面板中。 (I:18534) |
60318 | 对于特定已连接On-prem Enterprise Server,在通过Explorer面板与Server进行交互时,会间歇性地遇到长时间的延迟。 |
60396 | 在某些情况下,关闭通过Project Releaser访问的Configure对话框后,会(在“WorkspaceManager.DLL”模块中)遇到Access Violation。 |
60427 | 添加了在Manufacturer Part Search面板中针对每种元件类型推出优选Filters的功能。 |
60602 | 添加了在发布至新版本中时保留元件当前生命周期状态的功能(可供拥有操作权限的用户使用)。 |
60646 | 当其他人正在进行文档编辑时,所有协作者的姓名现在均将出现在Projects面板上相关图标的悬停文本中。 |
60836 | 无法使用选自可用本地库的不同元件,更改ActiveBOM文档中的元件。(BC:23396) |
60885 | 即使已针对相应Output Container禁用了‘打开生成的输出’选项,通过OutJob生成的某些内容仍将被打开。 (BC:23001) |
60976 | 在Component编辑器(批量编辑模式)中编辑部件选择时,删除部件选择不会删除其排针,而添加部件选择亦不会重复使用此空排针。 |
60981 | 当使用由自定义部件提供商提供且具有相同排列顺序(无供应商数据)的部件选择时,刷新ActiveBOM会导致解决方案的顺序发生变化。 |
61016 | 添加了在ActiveBOM中,将SiliconExpert数据用于非Workspace项目的功能。 |
导入/导出
59103 | 导入特定OrCAD设计时,所生成的原理图文档中导入的导线参数不正确。 |
60376 | 导入特定CADSTAR设计和库时,所生成的SCHLIB文档中包含的元件数量少于原始符号库存档中的元件数量。 |
60377 | 导入Zuken CR-5000库(*.ftf)时,自定义D形焊盘堆栈被作为一个区域导入。 |
60550 | 添加了将使用第7版或第8版KiCad软件创建的KiCad设计导入Altium Designer的功能。 (BC:22290) |
60637 | 导入特定Allegro设计时,堆栈微孔被错误地替换为通孔。(BC:23081) |
60752 | 导入Allegro设计时,内电层上的‘Dynamic Etch’被错误地作为一个区域导入平面层,而不是作为一个多边形铺铜导入信号层。 |
60774 | 在Import Wizard中添加了一个新选项,用于在导入Allegro设计时,进行‘Import Plane Layers as Signal Layers’。 |
60899 | 已根据外部重塑要求,在整个UI中将‘SiSoft’替换为‘MathWorks’。 |
版本24.5.2 热修复补丁1
Build:23 日期:2024年5月22日
原理图
51102 | 使用部分透明PNG格式的图像(例如,徽标)生成Smart PDF输出时,其中并未出现该图像。 (BC:18937, BC:20094) |
58127 | ‘R’加速键被错误地分配给Schematic编辑器主Design菜单上的两条命令(‘Constraint Manager’和‘Create Sheet From Sheet Symbol’。 (BC:22948) |
59784 | 在某些情况下,会(在“AdvSch.dll”模块的地址0000000145FA1675处)遇到Access Violation。 |
60185 | 无法通过Parameter Set对话框,对已放置参数集的Font Settings进行访问。 |
60233 | 在编译过程中,‘Supply Nets’规则现在会自动添加到每个电源网络(包含电源端口或通过参数集分配Supply Nets参数的网络)。 |
PCB
55864 | 对于特定复杂PCB,无论是从设计区还是在Polygon Pour Manager中删除多边形铺铜,均需要很长时间。 |
57426 | 增强了ODB++生成功能,添加了对v7.0和v8.1(具有刚柔结合层子类型)格式的支持,并修复了背钻问题,以确保其可在LSM中定义的前一层内停止。(BC:17563) |
58093 | 在Health Check Monitor、Footprint Comparison报告和Update from Libraries工具中,添加了防止沿其X/Y轴意外进行封装镜像的措施。 (BC:15849, I:19497) |
58548 | 当生成ODB++制造数据时,有时会遇到EList错误 "Duplicates not allowed"。 |
60210 | 对于生成的Board Stack Reports,某些列缺少小数符号(小数位数不正确)。 (BC:22485) |
60258 | 发现在某些情况下‘Polygons on Planes’功能会产生不良结果,因此删除了该功能及其相关选项(PCB.SplitPlanes.Pouring)。 |
60270 | 对于特定PCB,当尝试使用Ansys EDB Exporter将其导出为Ansys EDB格式时,会遇到"External component has thrown an exception" 错误。 |
60597 | 在加载先前保存的层堆栈文件(添加了Impedance Profile)后,无法将其保存到PCB中(‘Save to PCB’控件呈灰色)。 (BC:23094) |
60621 | 在某些情况下,当PCB编辑器针对未布线网络建立与已放置阴影多边形铺铜相关的连接线时,会遇到Access Violation。 |
60668 | 如果未选定任何元件,则现在将在菜单中禁用PCB Layout Replication命令。 |
PCB CoDesign
59776 | 添加了在PCB CoDesign面板中‘Update From Server’的功能,用于对与连接的Workspace中最新版本相比已过时的本地PCB进行更新。 |
59794 | 更改了设计区底部出现的通知横幅颜色。 |
59796 | 现在将在设计区底部的通知横幅中,显示文件的VCS状态。 |
约束管理器
59083 | 从PCB进行访问时,在Constraint Manager中添加了对创建xNets和xNet类的支持。 |
59863 | 现在可以针对2引脚网络自动创建xSignals。 |
59952 | 使用Search字段后,所有定义的类均会自动展开。 |
60064 | 对Workspace项目的约束进行更改(从PCB)并保存到Workspace后,会出现一条关于外部文件PCBDoc.CstrDoc消息。 (BC:22912) |
60240 | 导入指令时,现在会提供概览信息。导入的指令现在以蓝色显示。选定时,将显示Constraint Manager(Properties面板)提供的约束数据。 |
60298 | 当在Physical视图(从PCB访问)中按层定义所选实体的宽度时,所选Impedance Profile中未选定层的行现在将被隐藏。 |
60441 | 在Physical视图中,创建新Net Class后,应用搜索结果将被重置。 |
Draftsman
51268 | 对于特定PCBDwf文档,编辑说明后未保存即关闭会导致出错。 |
59216 | 在某些情况下,当在Draftsman文档中处理多个图纸时,会遇到 "Unable to add null value to collection"错误。 |
60886 | 当通过OutJob生成Draftsman输出时,将Data Source设置为‘All Draftsman Documents’时,所选单一变量会被忽略。(BC:23250) |
多板设计
60422 | 如果一个下级项目中同样存在未保存的更改,则无法将上级多板项目保存到连接的Workspace中。 |
60488 | ‘Draftsman Support for Multi-board Projects’功能将在本次发布中正式公开。 |
60530 | 在多板原理图上放置导线命令,现在默认为隐藏(由MBS.PlaceWire高级设置选项控制)。 |
线束设计
57335 | Design Item ID和Source字段现在将全面适用于Wiring Diagram中的Shield对象。 (BC:22756) |
59679 | 定义导线颜色时,现在仅使用单一Color参数表示可见性,其值反映了定义的一次、二次和三次着色。(BC:20187) |
59680 | 添加了对在连接的Altium 365 Workspace中,创建、上传、编辑和复用Harness Wiring Diagram和Harness Layout Drawing模板的支持。 (BC:23050) |
60161 | 在Wiring Diagram(导线、线缆、屏蔽)和Layout Drawing(覆盖层、标签)中添加了一个‘Type’字段(Standard、Standard(No BOM)),以控制对象在BOM中的包含情况。(I:22400) |
60168 | 针对导线对象添加了一个新参数‘Include Cut’,以控制将其包含到Harness Draftsman文档中的Wiring List。 |
60195 | 当在Wiring Diagram或Layout Drawing上旋转任何文本字符串并添加下划线时,会导致在Harness Draftsman文档中的相应对象内出现填充圆圈。 |
61077 | 保存并重新打开文档后,对Twist/Shield位号标识符(Wiring Diagram)和Connection Point位号标识符(Layout Drawing)的更改会被重置。其位置和可见性同样受到影响。此外,Bundle Length参数(Layout Drawing)被重置到默认位置。 |
平台
59831 | 增强了可在保存文档和因不活动而失去许可证连接时使用的错误对话框,以确保能够对License Management页面和更多信息进行访问。 |
59972 | 启用高级设置选项WSM.ManageMissingFiles时,无法在移动文档后对Projects面板进行刷新。 |
60352 | System - File Types页面(Preferences)包含重复的LdrDot和WirDot文件,从而导致从连接的Workspace加载优选设置时出现问题(将File Types设置为‘Do Not Apply’)。 |
数据管理
51081 | 在Web Viewer的PCB Data视图中针对某个项目放置Point-type注释后,Altium Designer中的PCB文档会将其错误地显示为Area-type注释。 |
58632 | 在某些情况下,当与Workspace连接时,Altium Designer在将计算机从休眠状态唤醒后无响应。 |
59481 | 添加了对从Z2Data、Manufacturer Part Search面板、ActiveBOM和所有可访问Part Choices的位置拉取部件高级参数数据的支持。 |
59576 | SiliconExpert数据表单现在可用于显示Manufacturer Part Search面板和Components面板中所有具有此类数据表单的元件。 |
59761 | 将*.PrjPcbStructure文件纳入提交,会在以后从Workspace进行项目更新时造成冲突。现在已将其添加到.gitignore列表中(新项目不可提交)。 |
59774 | 更新了显示在PCB设计区右上角的Soft-Lock通知窗口,并高亮显示支持协同设计和后续更改合并。 |
59775 | 如果在尝试修改本地文档时,连接的Workspace中存在该文档的后续版本,则Edit Document对话框将不再出现。 |
59777 | 当该项目中仅存在过时文件时,‘Update from Server’控件现在会出现在Projects面板中项目名称的旁边。 |
59793 | 当在存在冲突的Workspace保存本地更改时,不再出现Push was rejected’对话框。过时文件现在会自动进行更新,然后显示Save to Server对话框。 |
59899 | 如果在仍然存在冲突的情况下尝试‘Save to Server’,则将会显示新的‘Action Required’信息对话框,以列出需要解决的冲突文件。 |
59900 | 单击‘Save to Server’时,现在将从Workspace中拉取实际更改。当项目中的冲突会导致实际Git冲突时,文件状态将会变为‘Conflict Detected’(以红色双叹号‘!!’标记)。 |
59901 | 在将检测到文件冲突时可用的上下文菜单(Projects面板)进行更新后,可根据文档类型执行更多的关注操作。 |
60038 | 针对冲突文档添加了‘Open Remote Document Version’命令(Projects面板VCS上下文菜单)。将在新文档选项卡中,打开连接的Workspace的最新文档版本。 |
60059 | 如果连接的Workspace名称中包含点字符,则Variant Management对话框中的原始Library Link会不正确,从而导致在使用‘Update Values From Library’时出现错误的库对话框。 |
60180 | 在向连接的Workspace发布内容后,Components和Explorer面板会以本地时间而非UTC时间显示‘Release Date’。 |
60194 | 在特定情况下和使用非默认Preferences时,尝试创建/打开/编辑/克隆元件模板会导致出现 'Null reference' 异常。 |
60206 | 通过为Parameters、Models和Datasheets提供单独选项卡,增强了‘Use Component Data’对话框的功能。如果需要,则在每种情况下均会首先列出SE/Z2Data提供的数据。 |
60223 | 在某些情况下,创建新Workspace元件时,会生成错误ID、在生成过程中冻结或根本不生成。 |
60235 | 对于放置在原理图上的Workspace元件,在查看不存在这些元件参数的变量(备用部件)时,会显示不正确的参数。 (BC:22845) |
60262 | 打开特定Workspace项目时,Projects面板中会显示Workspace的重复实例。 |
60316 | 对于特定设计(并在连接到Workspace时),刷新项目的ActiveBOM文档时会遇到“拉取数据失败”错误。(BC:21509) |
60355 | 对于DbLib文件中的特定元件,使用Library Importer进行移植时将无法导入定义的部件选择。 |
60367 | 无法在Libraries Preferences对话框的Installed选项卡上更改库顺序(Move Up/Down)。 |
60401 | 右键单击Projects面板中Workspace项目入口时,会向连接的Workspace重复发送工作流申请。 |
60423 | 当在连接的Workspace中提供一个项目且其描述长度为256个字符时,后续错误消息不会将描述长度列为错误原因。 (BC:23046) |
60480 | 无法将Wurth Electronics制造的任何元件,从Manufacturer Part Search面板直接放入活动PCB文档。 |
60481 | 启用ComponentSearch.UseForModelsBrowsing选项后,在Model Search对话框中选定使用的封装未添加到正在创建的Workspace元件中。 |
60483 | 无法使用与‘拆分’MS Access数据库(拆分为前端和后端元件)连接的Database Library。 |
60575 | 在特定情况下,尝试访问Library Importer时会出现 "Unable to cast COM object of type 'System._ComObject'..."错误。 |
60614 | 添加了调整‘Use Component Data’对话框大小的功能。此外,‘Resulting Value’列现在支持文本封装。 |
60721 | 针对特定PCB设计项目打开Variant Manager时,会出现 "Value cannot be null. Parameter name: collection"错误。 |
60741 | 在某些情况下,当使用Component编辑器向连接的Workspace发布单一新元件时,会遇到 "Cannot find naming scheme" 错误。 |
60742 | 如果在编辑多通道设计的变量时,在多个通道中将同一部件设置为‘Not Fitted’,则会遇到错误。(I:23282) |
60832 | 对于具有不同备用部件的元件,如果在打开Variant Manager时位号标识符重复,则会出现“ "An item with the same key has already been added"”错误。 |
60908 | 在针对连接的Workspace启用SiliconExpert后,首次打开项目的ActiveBOM文档时会获取元件的所有SE数据,从而用尽配额。 |
导入/导出
59000 | 在尝试导入特定OrCAD设计时,无法导入某些原理图图纸。 |
59428 | 在导入特定Allegro设计时,生成的PcbDoc的Bottom Overlay和Assembly Bottom层上的文本未正确对齐。 |
59439 | 在导入特定Allegro设计时,生成的PcbDoc的钻孔表中的其中一个符号大小不正确。 |
59500 | 在导入特定OrCAD设计时,生成的原理图图纸外侧出现了不正确的图形元素。 |
59516 | 在导入特定OrCAD设计时,生成的SchDoc中特定图纸上的电阻器组周围缺少矩形图形和相关文本。 |
60378 | 对于特定Zuken CR-5000库文件(*.ftf),由于导入在中途停止,因此无法将库中包含的所有封装均导入。 |
60379 | 在导入一组特定Zuken CR-5000库文件(.prf、.ccf和.ftf)时,大部分元件(符号和封装)均无法导入。 |
60380 | 在导入特定Zuken CR-5000 ASCII原理图文件(*.eds)时,生成的原理图文件上的基元发生偏移(原点失配)。 |
Version 24.4.1
Build: 13 日期: 2024年4月16日
原理图
40974 | 与更早版本软件相比,进行特定设计时执行Board Level Annotation将花费相当长的时间。 |
59833 | 改进了对多部件元件备用符号的支持。如果元件具有在备用模式下定义的子部件,而未包含任何基元,则未对其进行放置将不再导致"Unused sub-part"冲突。 (I:9891) |
60248 | 将WMF矢量图形文件放入原理图文档后,图像将不可见。 |
PCB
57476 | 在某些情况下,使用Layer Stack Manager时,会出现 "System.NullReferenceException: Object reference not set to an instance of an object"错误。 |
59017 | 当对多个选定焊盘(或过孔)进行编辑时,无法通过Properties面板更改焊盘/过孔形状、孔大小以及获取助焊层和阻焊层扩展量的控件。 |
59769 | 与更早版本软件相比,保存包含大量矩形的PCB Library将花费相当长的时间。(BC:22652) |
59854 | 不再针对已定义Supply Nets设计规则(或与此类规则一同使用的网络类)中的网络长度(延迟)进行计算。 |
59865 | Polygon Connect Style规则(Simple、Relief Connect)中被设置为‘0 Angle’或‘135 Angle’的Rotation,将会在保存/重新打开PCB文档后恢复为‘45 Angle’。(BC:16160) |
59894 | 添加了可用于删除小于特定宽度的颈部的‘Obey Rules’选项(实心多边形铺铜属性)。其将针对新多边形铺铜默认启用,以确保可从适用的最小Width约束中获取值。 |
59902 | 将焊盘中的槽孔进行旋转后,无法在其周围正确实施多边形铺铜,从而导致多边形铺铜与焊盘之间的间距不一致。 (BC:22581) |
59909 | ‘Prevent Self-Intersections’功能(在放置和编辑过程中针对多边形铺铜/区域内的Self-Intersections进行检查)现已在本次发布中正式Public,并默认关闭。 |
59910 | ‘Rendering of Self-intersected Regions’功能(以与导出到制造输出的相同方式进行渲染)现已在本次发布中正式Public。 |
59978 | 对于特定设计,未在已生成NC Drill输出中显示用于拼版PCB的重叠TH焊盘。 |
60058 | 当在Push/Avoid Obstacles模式下进行元件移动时,现在将按照元件选定边界框的用户定义几何形状进行处理(遵循PCB.ComponentSelection设置)。 (BC:7466) |
60156 | 在某些情况下,当针对Altium Designer两个实例中的已打开PCB进行字体处理(在Properties面板上)时,会出现“Object reference not set to an instance of an object”错误。 |
约束管理器
59702 | 将在Physical视图中,通过顶部栅格将单个Net/xNet(宽度)、Diff Pair(宽度或间距)或父类的输入值传播到以下约束部分中的所有宽度/间距字段。 |
59825 | 将在创建高级间距规则,设置Copper to Copper单元格值,保存并重新打开后,添加具有该值的其他列(Fill、Poly、Region)。 |
59862 | 添加了Constraint Manager内约束与指令中定义的等效约束之间的同步状态指示,且仅能从指令中导入一次约束数据。 |
Draftsman
30590 | 添加了对将BOM Table放置到为PCB设计项目(*.PCBDwf)创建的制造图中的支持,且仅显示Not Fitted元件。 (I:7978) |
CAMtastic
59817 | 在Altium Designer 24.1及后续版本中保存文档后,使用Altium Designer 24.1先前版本打开文档将导致文档为空。 (BC:22784) |
平台
60182 | 在某些情况下,当Altium Designer尝试安装‘TASKING Pin Mapper provider’扩展时会发生‘冻结’。 |
数据管理
58870 | 当在Projects面板中打开多个项目时,由于所有项目均会定期刷新VCS状态和协同人员通知,因此会发生明显延迟。 |
59161 | 现在,无论您何时(何地)单击‘Get SiliconExpert Advanced Part Data’,均会显示一个新的‘加载’指示器。 |
59572 | 添加了对将SiliconExpert合规性数据表单引用到Manufacturer Part Search面板的支持。 |
59573 | 添加了对将SiliconExpert合规性数据表单引用到Components和Explorer面板的支持。 |
59574 | 添加了对将SiliconExpert合规性数据表单引用到ActiveBOM(*.BomDoc)的支持。 |
59575 | 添加了对在通过Output Job(以PDF或Excel格式)生成BOM输出时进行SiliconExpert合规性数据表单引用的支持。 |
59697 | 执行‘Save to Server’时,选中对话框中的更高级别复选框不会对所有下级子入口进行递归检查。 (BC:22625) |
59699 | 添加了在使用Database to Workspace元件同步(*.CmpSync)和部件供应商同步(*.PrtSync)功能时对最新MS Access数据库文件格式(.accdb)的支持。 |
59779 | 在某些情况下,当从Explorer面板的Library Health视图打开元件时,会遇到“Object reference not set to an instance of an object”错误。 |
59828 | 对于可直接进行编辑的Workspace内容类型,现在将显示正在进行创建、克隆或编辑的条目名称,而不是其Item-Revision ID。 |
59932 | 不再显示Create Project对话框中列出的模板修订信息。 |
59934 | YTEOL参数的实际值现在将显示在SiliconExpert数据的所有显示位置。 |
59939 | 在某些情况下,当在Batch Component Editing模式下进行Workspace元件编辑时,尝试按‘By MPN’添加部件选择时会发生异常。 |
59984 | 从支持直接进行编辑的文档类型的右键单击上下文菜单(Projects面板)中,删除了‘Show Differences’和‘History & Version Control’菜单入口。 |
60033 | Component Template Inheritance功能现已在本次发布中正式Public。 |
60089 | 对于特定制造商部件,ActiveBOM中显示的SiliconExpert YTEOL参数值与Manufacturer Part Search面板中的显示值不一致。 |
导入/导出
58714 | 导入特定Zuken CR-5000 PCB时,已生成PcbDoc中缺少电路板轮廓。 |
59930 | 添加了在导入Xpedition库文件时跳过包含Pad/Via模板名称的功能。 |
60163 | 对于导入的特定OrCAD设计,已生成原理图的元件周围缺少某些图形元素(例如,矩形和圆形)。 |
版本 24.3.1
Build: 35 日期: 2024年3月19日
原理图
58798 | 在特定情况下,复制现有原理图(带信号线束)以用于新项目会导致确认后发生false‘conflicting harness definition’错误。 |
59129 | 在某些情况下,会遇到“This operation is not supported for a relative URI”异常。 |
59207 | 通过Properties面板访问已放置参数集Font Settings的功能会停止工作。 |
59306 | 如果目标网络标签显示在项目中的多个原理图文档中,则注释或文本框中的网络标签链接不工作。 |
59378 | 在特定设计中,多次运行‘Update PCB’会导致ECO反复检测变更,但将变更应用于PCB上的不同连接器元件。 |
59379 | Symbol Wizard中的Sorting by Designator无法按照值正确排序,导致出现‘1, 10, 11, 2, 3...’而非‘1, 2, 3,...,10, 11’。(BC:21550) |
59380 | 从Clipboard面板粘贴一段电路到原理图时,会产生图片而不是原始复制对象。 (BC:22489) |
59686 | 使用托管元件从原理图运行Make Schematic Library命令时,会遇到“An item with the same key has already been added”错误。 |
60060 | 从Storage Manager面板打开以前的原理图VCS Revision,会遇到“object reference not set to an instance of an object”错误。(BC:22890) |
60124 | 点击Properties面板Part Choices区域中的‘Edit Supplier Links’按钮后,会遇到“Object reference not set to an instance of an object”错误。 |
PCB
57622 | 添加了将焊盘转角半径/倒角定义为绝对值的功能。 (I:2808) |
57679 | 增强了Properties面板中的Sawtooth调整模式用户界面的预览和参数放置功能,以使操作更加明确。 |
59016 | 编辑特定对象(例如,多边形铺铜、缝合孔等)时,Properties面板上出现的蓝色操作栏会造成所有其他元素向下移动。 |
59058 | 就拼版PCB而言,如果启用‘Merge regions and pads inside Footprint’选项,则生成的Gerber/Gerber X2数据不正确。 (BC:21351) |
59102 | 焊盘/过孔模板中的阻焊/助焊层相关焊盘堆栈命名不正确。(BC:22597) |
59253 | 增强了使用Layout Replication工具时的错误通知功能,支持对选定Source Block进行丢失管脚连接检测,并且可以通过交叉探测,更好地解决问题。 |
59345 | 现在,当运行PCB Layout Replication工具时,软件会提供正在复制的指示,以及取消复制的选项。 |
59432 | 在某些情况下,在PCB文档中放置复用框/片段(直接或从原理图同步)会导致遇到AV(在‘ADVPCB.DLL’模块中)。(BC:22616, BC:22934) |
59441 | 在某些情况下,通过OutJob生成ODB++输出时,多个多边形铺铜和区域会被合并为单一表面多边形铺铜对象。 |
59473 | 在特定设计中,运行Board » Create Primitives From Board Shape命令会导致AV(地址为‘Altium.PCB.DataModel.X.dll’模块中的00007FFBDC93DE96)。 |
59582 | 在某些情况下,Interactive Router偶尔会产生与使用高级焊盘堆栈定义的焊盘有关的违规。 |
59596 | 访问设计叠层(Layer Stack Manager)且该叠层包含已定义的Impedance Profile信息时,PCB文档(和项目)会被标记为已修改。 |
59615 | 在PCB文档间复制TrueType Font文本对象时,会遇到Access Violation(地址为“ADVPCB.DLL”模块中的000000015FCC7460)。 |
59674 | 现在,单击PCB Layout Replication对话框中的Replicate按钮后,在放置第一个块(或准备在交互模式下放置)之前,光标会指示‘in progress’ 。 |
59753 | 在特定设计中,如果具有相同网络的两个多边形铺铜重叠,则软件无法检测到hatched多边形铺铜违反Un-Routed Net规则。 |
60076 | 将元件翻转到底层时,为Multi-Layer元件焊盘定义的Copper Offset值被删除。 |
约束管理器
58890 | 现在,在Electrical约束视图中新增了一个Diff Pairs选项卡,以便于清楚定义和管理Differential Pairs。 |
58977 | 添加了从设计指令导入约束(在原理图源文档中放置和定义)的功能。 |
59105 | 在‘View Only’模式下,仍可为间距添加/删除层(从Clearances和Physical视图)。 |
59107 | 在Physical选项卡上为xNet新增网络类时,会使用错误的图标(xNet)。并且,错误图标(Net)亦会被用于xNet。 |
59296 | 现在,当定义网络类和/或差分对间的电气间隙时,可以使用Clearances视图中的矩阵,对Creepage规则作出规定。 |
59321 | 如果从原理图中删除差分对中的一个网络,则会在Constraint Manager的Physical视图中遇到“The given key was not present in the dictionary”错误。 |
59492 | Constraint Manager未检测到PCB层堆栈的变更,从而导致Refresh按钮仍处于禁用状态。 |
59496 | 在间距矩阵中添加了对在选定的同一行/列内进行多重编辑的支持。 |
59552 | 关闭并重新打开Constraint Manager时,Constraint Manager中的Changing Units未被保存,并恢复默认设置(原理图或PCB使用的默认设置)。 |
59963 | 在某些情况下,使用Constraint Manager时,会遇到“An item with the same key has already been added”异常。 |
59979 | 在某些情况下,使用Constraint Manager时,会遇到“The given key was not present in the dictionary”异常。 |
Draftsman
57915 | 添加了在为PCB设计创建制造图纸(*.PCBDwf)时,修改已放置Board Realistic View分辨率的功能。(I:11137) |
58374 | 在PCBDwf文档中,与Assembly View中的尺寸值相比,Isometric View中显示的尺寸值不正确。(要求从PCB重新导入并替换尺寸)。(BC:13032) |
59106 | 在某些情况下,当选择已放置注释时,会遇到“Object reference not set to an instance of an object”异常。 |
59121 | 选中BOM Table后,Properties面板Columns选项卡上的可视性(眼睛)图标被不成比例地拉伸。 |
59248 | 在某些情况下,当取消选择区域对象时,会遇到“Object reference not set to an instance of an object”异常。 |
59316 | 选中BOM Table后,无法编辑Properties面板Columns选项卡上的Alias单元格。(BC:22477) |
3D-MID设计
58764 | 已对Properties面板中的Parameters列表进行清理,以删除不适用于3D-MID文档(*.PcbDoc3D)的参数。 |
58765 | 已对Properties面板中的Health Check选项卡进行清理,以删除不适用于3D-MID文档(*.PcbDoc3D)的元素。 |
59427 | 现在,通过连接线可视化,确保了区域符合规则。 |
线束设计
58097 | 在Properties面板中,添加了适用于Layout Drawing上选定的线束对象的Length参数可视性和锁定控件。 |
58329 | 对于在HarDwf文档中放置的Layout Drawing View,如果Physical连接器的模式被禁用,则无法添加显示型腔的图注。 |
58533 | 在Wiring Diagram或Layout Drawing上选中线束连接器后,点击Properties面板上的Edit Supplier Links按钮,无法访问Supplier Links对话框。 |
58620 | 现在,ActiveBOM和BOM Table(HarDwf)中的Length列会显示导线和线缆的总长度,而非单根导线或线缆的长度。(BC:21689) |
58683 | 现在,在Harness Draftsman文档中,Wiring List和Connection Table中的Length列会显示线缆中每根导线的长度。 |
58772 | 添加了在Wiring Diagram中为Harness Component所需的每个管脚指定压接/密封/插头或其他型腔部件的功能。 |
58828 | 当组成线缆的导线在不同端进行端接时,Harness Draftsman文档的BOM Table中的线缆总长度可能显示为零。 |
58949 | 现在,当(在Properties面板Bundle Objects区域中)选中线缆后,Layout Drawing将高亮显示导线来自分接线缆的线束。 |
59232 | 在BOM Table文档的Wiring List中添加了对Twist位号标识符的支持。 |
59290 | 在Harness Draftsman的Wiring List和Connection Table中,添加了对显示密封件、插头和其他型腔部件的支持。 |
59329 | 在Harness Draftsman文档中,将‘Board Detail View’重命名为‘Harness Detail View’。 |
平台
59288 | 在某些情况下,会遇到“Unable to cast COM object of type "System.__ComObject" to interface type "RT_LicenseManagement.ILMUserInfo"”异常。 |
59351 | 在某些情况下,使用准备用于发布的项目时,GDI句柄的使用率会变得非常高,并且有时会导致Altium Designer崩溃。 |
59375 | 为了更方便“抓取”置顶/取消置顶面板的边缘以调整尺寸,将竖条(‘splitter’)宽度提高到6px。 |
59404 | 在某些情况下,会遇到Access Violation(地址为“X2.exe”模块中的000000140013806A)。 |
59620 | 从新的License Management页面试图使用旧Private License Server或特定独立许可证时,会遇到错误。(BC:22801) |
数据管理
51744 | 在OutJob中,尝试预览已指定2个以上输出的Print Job时,会遇到AV(地址为“WorkspaceManager.DLL”模块中的000000010EA95777)。 (BC:22589) |
58162 | 为ActiveBOM添加了对基于SiliconExpert参数的一系列检查的支持(在BOM Checks对话框的‘Violations Associated with Part Choices’类别中提供)。 |
59048 | 现在,将注释导出至PDF时,导出文件中会包含已解决简单注释(未被指定为“任务”的注释)的状态。 |
59148 | 添加了对将在ActiveBOM和可访问Part Choices的所有其他位置显示适用自定义定价的支持。 |
59235 | 使用Components面板的基于文件的库搜索功能时,无法对适用于封装的搜索结果进行过滤或排序。(BC:21839) |
59236 | 创建属于元件的符号(通过Component编辑器)时,在将元件保存至Workspace时,其Description被其Name取代。 |
59388 | 在可访问Part Choices的所有位置,显示的价格均不包含文本‘each’。 |
59416 | 当本地项目文件夹中存在同名文档(不在VCS下)时,运行‘Update Whole Project’命令会导致“conflict prevents checkout”Git错误。 |
59442 | 在特定PCB设计项目中,打开项目ActiveBOM文档会导致遇到“List index out of bounds”错误。 |
59557 | 试图在Explorer面板Search选项卡上对列进行分组时,会遇到错误。 (BC:22636) |
59568 | 试图从Explorer面板下载特定元件(在特定Workspace中)时,会遇到Access Violation(在‘X2.EXE’模块中)。 |
59569 | 现在,从Manufacturer Part Search面板下载元件作为‘File Library’时,已编译IntLib会包含在Zip文件中。 |
59581 | 在特定设计中,试图打开其关联ActiveBOM文档会导致遇到“Definition not found: se-lead-free”错误。 |
59616 | 创建/编辑元件时,如果删除所有封装和部件选项并添加一个新的部件选项,则Use Component Data对话框将打开并显示错误。 (BC:22678) |
59665 | 创建/编辑元件(在Single Component Editing模式下)时,下拉菜单中某些为连接Workspace定义的Component Templates不可用。 |
59881 | 启用UseServerItemHRIDGenerator选项后,试图将新的Reuse Block发布到连接的Workspace会导致“Failed to get new HRID from server”错误。 |
导入/导出
54749 | 在某些情况下,会遇到“Teigha.Runtime.Exception: eNotThatKindOfClass”错误。 |
57688 | 现在,使用Import Wizard导入Xpedition设计时,可以将焊盘转角半径/倒角定义为绝对值。 |
58936 | 导入特定Zuken CR-5000 PCB时,板形外框未被导入生成的PcbDoc中。 |
59447 | 现在,导入Xpedition库时,已定义焊盘孔公差将被包含在内。 |
59452 | 在导入Xpedition库时,添加了对在封装中定义的‘Round Donut’焊盘形状的支持。 |
59502 | 在某些情况下,当导入Xpedition库时,顶层丝印层上的元件管脚编号文本的大小与原始来源不同。 |
59505 | 导入特定xDX Designer库时,在生成的SchLib中无法看到(非常小)某些元件符号。 |
59559 | 在导入Xpedition 库时,添加了对为Placement Outline层上封装定义的零宽度行的支持。 |
59599 | 在导入Xpedition库时,生成的NO-SP(No Solder Paste)封装包含助焊层。 |
59600 | 在导入Xpedition库时,添加了对封装内复制文本字符串(例如,安装孔‘A’)的支持。原始字符串、复制字符串以及关联参数均会随之导入。 |
59643 | 导入xDX Designer库时,在生成的SchLib中,‘Power’或‘Ground’类型符号管脚会被错误指定为‘Passive’类型。 |
59696 | 导入Zuken CR-5000 PCB时,层映射未被重置为默认值,而是使用先前导入的映射。 |
59700 | 在导入的特定Xpedition库中,试图更改用于特定封装内的选定焊盘的模板会导致空焊盘(无形状)。 |
电路仿真
54523 | Sim Data浏览器和源原理图文档之间的交叉探测功能无法正常工作。 |
58968 | 添加了S参数(散射参数)分析功能。 |
58993 | 在Preferences中添加了‘Enable Simulation Generic Components library’选项,以控制其在Components面板中的可视性,并将其从Libraries Preferences对话框的Installed选项卡中删除。 |
59217 | 添加了对在其他模型基础上使用LTspice AKO模型关键词创建新模型的支持。 |
59218 | 为温度分析添加了对在恒定参数中使用TEMP关键词的支持。 |
59444 | 查看涉及波形图的仿真结果时,光标坐标的Y值未反映光标位置,而是仅显示波形图的底值。 |
59457 | 生成仿真网表时,‘.control’块中的所有语句的首字母均重复,这导致分析失败和警告。 |
59491 | 添加了在Components面板中显示SPICE模型的功能(模型位于Preferences的Simulation – General页面上指定的SPICE Models文件夹中)。 |
59704 | 在LTspice语法中使用‘LPNP’模型会导致‘unknown model’错误和仿真失败。 |
59720 | DPDT Relay和SPDT Relay元件的管脚映射(在Simulation Generic Components库中)不正确。 |
59822 | 在Mixed Simulation扩展的安装Library文件夹中(\Extensions\Mixed Simulation\Library\SPICE Models\Analog Devices)添加了Analog Device的SPICE模型文件夹。 |
59834 | 在某些情况下,从Sim Data浏览器打印表格输出时,表中最后一行未被包含在内。 |
Power Analyzer by Keysight
59583 | 更改默认负载值时,后续网络分析会失败,且会显示‘Something went wrong’消息。 |
版本 24.2.2
Build: 26 日期: 2024年2月15日
原理图
51525 | 在原理图上移动/拖动对象时,如果已放置了位图文件,则性能会受到明显影响。 |
58235 | 交叉选择功能启用后,在原理图图纸上选择区域时会出现延迟,在选择较大区域时尤其如此。 |
58609 | 在某些情况下,当标注元件时,会遇到“EOleException: Object reference not set to an instance of an object”错误。 |
58836 | 在某些情况下,当进行确认时,会遇到“System.NullReferenceException: Object reference not set to an instance of an object”错误。 |
58837 | 在某些情况下,会遇到Access Violation(地址为“AdvSch.dll”模块中的0000000149D1BE14)。 |
59360 | 打开并置顶Properties面板后,在选择包含活动链接的说明或文本框时,会观察到明显的延迟。(BC:22546) |
PCB
49483 | 显著提高了刚柔结合板设计中的整体布线性能。 |
55827 | 恢复搁置的多边形铺铜(在Preferences中启用自动多边形重新铺铜选项)时,性能将大幅降低。 |
56005 | 在定义与差分对布线规则一起使用的Impedance Profile时,添加了Common Mode Impedance(Zcomm),作为Simbeor计算得出的传输线数据的一部分。 (I:11503) |
56283 | 对于特定PCB,并不总能检测到最小宽度违规。添加了PCB.Rules.Width.CopperLoopsCalculation选项,以改进铜环路段宽度的计算。 |
58677 | 现在,当将折叠段连接到导线时,软件使用调整模式的Miter参数而非通用交互式布线Miter Ratio。 (BC:22293) |
58845 | 现在,PCB Layout Replication工具提供在检测到多个元件具有相似连接的目标块中手动映射元件的功能。 |
58974 | 优化了渲染盲孔时的性能。 |
59080 | 在启用‘Altium Light Gray’主题的情况下,当添加新用户材料或编辑现有材料入口时,Altium Material Library对话框中的文本难以辨认。 |
59143 | 在Properties面板打开、置顶且其Health Check选项卡处于活动状态的情况下,当开始移动PCB文档上的任何对象时,会观察到明显的延迟。 |
59280 | Section View功能现已在此版本中正式公开。 |
59282 | EngineX功能(已增强Clearance Rule、Expression Engine和DRC执行)现已在此版本中正式公开,并默认启用以提高性能。 |
59327 | 当使用Diff Pair Router(Any Angle)进行交互路布线时,如果缺少Diff Pair Routing规则,将会发生崩溃。 |
59385 | 在Project Options中更改其参数值后,设计区中显示的已放置特殊字符串(使用TrueType字体)被截断。 (BC:22559) |
59402 | 当从BGA元件的焊盘进行交互布线并启用Width_BGA设计规则时,会观察到明显的延迟。 |
59592 | 在焊盘和多边形铺铜位于同一网络中,且焊盘孔径>=铜皮尺寸的情况下,当启用PCB.Rules.HoleClearance选项时,软件会以错误的方式进行多边形铺铜(至焊盘边缘)。 |
59652 | 在启用PCB.Text.TTFontSaving选项的情况下,关闭并重新打开PCB后,无法选择已放置的文本框(旋转360度并设置为使用TrueType字体)。 |
PCB协同设计
59244 | 就比较结果而言,现在可以在PCB CoDesign面板的‘Other’类别下找到Via Stitching和Via Shielding入口。 |
59426 | 在特定情况下,合并变更会导致“This implementation is not part of the Windows Platform FIPS validated cryptographic algorithms”异常。 |
约束管理器
58854 | 对于Via Style规则,现在如果PCB端没有已定义的过孔模板(通过关联的Pad Via库),则过孔模板添加功能将被禁用。 |
58862 | 在创建新项目且Constraint Management选项被启用的情况下,PCB编辑器的Design菜单中将不再显示‘Rule Wizard’入口。 |
58927 | 现在,可以通过ECO流程将Physical和Electrical视图上定义的约束从PCB传输到Schematic。 |
59297 | 现在,在Clearance矩阵中输入值时,会忽略孔间距。 |
59603 | 在Constraint Manager的All Rules视图(从PCB访问时)上,单击已添加的Board Outline Clearance规则的单元值后,Altium Designer将“冻结”。 (BC:22674) |
Draftsman
57713 | 在Draftsman文档上改选不同类型对象以及取消选择(通过点击对象之外的位置)时,存在明显的滞后。 (BC:21860) |
58709 | 现在,Bookmarks面板可与Harness Draftsman文档(.HarDwf)和Multi-board Draftsman文档(.MbDwf)搭配使用。 |
58931 | 当使用调用由项目参数(嵌套参数)驱动的文档参数的特殊字符串时,特殊字符串不会被转换。 (I:19218) |
CAMtastic
59081 | 将ODB++数据导出到PCB文件时,不同层上相同x、y位置的盲孔被错误地导出为通孔。 |
3D-MID设计
58021 | 导出时,File » Export菜单上的入口名称已从‘3D Layout’更改为‘3D-MID’。 |
线束设计
53125 | 添加了对从Wiring Diagram到Layout Drawing的多部件元件数据传输的支持。 |
53943 | 已清理各种UI元素,以删除多个不适用于Harness Design的功能和控件。 |
55033 | 通过新增在导线参数中定义原色/二次色/三次色和边框颜色的功能,添加了对多色(条纹)导线的支持。 (BC:20187) |
56387 | 现在,在Wiring Diagram中作为带连接的Shield的一部分定义的Shield Wire可以在Layout Drawing中的连接点终止。 |
57408 | 现在,在Draftsman文档中定义Wiring List对象的属性时,Columns选项卡提供与BOM表类似的Move Left/Right按钮和一个Order列。 |
57409 | 现在,在Draftsman文档中定义Connection Table对象的属性时,Columns选项卡提供与BOM表类似的Move Left/Right按钮和一个Order列。 |
58016 | 在某些情况下,当在Wiring Diagram上拖动导线时,导线优化会因导线被拼接而失败,尤其是当导线连接到引脚并具有可见参数时。 |
58062 | 创建涉及导线周围线缆/屏蔽对象的新线束布线元件时,在Harness Wiring编辑器中选中线缆/屏蔽对象时,导线不会高亮显示。 |
58468 | 在Layout Drawing上,删除中间连接点后,线束不会自动合并。 |
58756 | 使用Smart PDF从Wiring Diagram/Layout Drawing生成PDF时,文本框和说明中定义的任何位号标识符链接在单击时均不起作用。 |
58759 | 仅生成Wiring Diagram的PDF时(使用Smart PDF Wizard),颜色模式选项仅可用于/适用于Additional PDF Settings页面上的Layout Drawing。 |
58761 | 将元件放入Wiring Diagram后,在元件级别定义的线束布线元件(作为Workspace Library的一部分创建)参数不存在。 |
58773 | 在Wiring Diagram上,Cable/Shield/Twist位号标识符的Duplicate Designator警告已被删除。现在,您可以使用相同位号标识符拆分对象并将其用于不用的位置。 |
58778 | 如果绞线/屏蔽与Wiring Diagram上多个位置的导线相关联(使用相同位号标识符),则选择绞线/屏蔽实例将高亮显示组中的所有关联导线。 |
58838 | 在Wiring Diagram上拼接现有导线并执行标注后,生成的导线未被标注。 |
58929 | 现在,HarDwf文档支持同一项目中的多个Wiring Diagram文档,借助该功能,您能够选择从中生成(并更新)已放置视图的具体文档。 |
平台
58558 | 在某些情况下,会遇到Access Violation(地址为“X2.EXE”模块中的0000001400137E7A)。 |
58860 | 多次更改了Altium Light Gray UI主题的颜色,从而帮助提高界面的对比度。 |
59055 | 在某些情况下,在‘Your Business Email’字段中输入一定数量字符后,无法通过Altium Designer Installer进行SSO登录。 |
59243 | 访问License Management页面时,如果存在S/N或Activation Code相同的许可证,则会发生异常。 |
数据管理
57934 | 若在MPS面板中预先选中了一个类别,浏览至某个元件(在Components和Explorer面板中)并使用Part Choices菜单在MPS面板中将其打开时,将无法找到该部件。 |
58418 | 现在,连接到Enterprise Server(v6.0.5)时,服务器会在批处理模式下为Component编辑器(在Batch Editing模式下)中的所有选定元件生成Item ID。 |
58469 | Save to Server对话框不显示已在Altium Designer外部(通过Windows操作)删除的文件。 |
58635 | 在Manufacturer Part Search面板以及可以访问Part Choices的所有位置添加了对SiliconExpert‘Product Change Notice’的支持。 |
58726 | 提高了打开大型、多年设计项目时的VCS性能。 |
58843 | 从Manufacturer Part Search面板下载特定元件( R7F7015813AFP-C#AA3)时(作为文件库),仅下载了其三个相关封装中的一个封装。 |
58864 | 连接到“预置”Workspace后,当实际没有打开任何项目时,可以从Project菜单中使用‘Make Available on Server’命令。 |
58891 | 现在,默认在Manufacturer Part Search和显示Part Choices的所有位置显示“Free”SiliconExpert参数(Lifecycle、YTEOL和RoHS Status)。 |
58896 | 现在,当比较两个选定部件时,Manufacturer Part Search面板的‘Selected Part Details’区域支持SiliconExpert参数。 |
58939 | 当有多个数据提供商(Octopart、IHS Markit和SiliconExpert)时,作为Manufacturer Link添加的ActiveBOM解决方案新增了对汇总生命周期信息的支持。 |
58944 | 元件面板UI改变。对于根节点,使用‘All’而非Workspace名称。当选中子类别时,完整类别路径中不再体现根节点。 |
59040 | 添加了在ActiveBOM中仅使用“Free”SiliconExpert参数(Lifecycle、YTEOL和RoHS Status)的功能。 |
59128 | 从远程中央存储库打开基于Git的项目时,Commit命令已重新添加到右键单击History & Version Control上下文菜单中。 (BC:22629) |
59132 | 当本地项目文件夹中存在同名文档(不在VCS下)时,运行‘Update Whole Project’命令会导致“conflict prevents checkout”Git错误。 |
59199 | 向BOM元件添加多个替代项时(包括已在其他位置添加的替代项),随后出现的Warning对话框会将用户引导至未被添加的其他有效选中替代项。 |
59201 | 无法将相同替代部件添加到多个替代组中。 |
导入/导出
58055 | 导入特定 Allegro设计文件时,导入的电源平面内有死铜。 |
58998 | 现在,导入Xpedition库时,3D Body高度不同的封装的命名具有唯一性(基于高度)。封装的高度值来源于现有CSV文件。 |
59303 | 对于之前(仅)导入原理图符号的Xpedition库,您现在可以选择将封装模型作为现有项目结构的一部分导入PCBLib。 |
电路仿真
58988 | 当使用TF对特定设计运行OP分析时,生成的‘Transfer Function’图为空。 |
58989 | 当针对特定设计运行带有Noise的AC分析时,生成的‘Noise Spectral Density’图和‘Integrated Noise’图为空。 |
58990 | 通过Sim Model对话框将该模型分配给原理图元件时,无法识别为库/Workspace内仿真模型定义的应力模型(和参数)。 (BC:22594) |
58991 | 通过Sim Model对话框将库/Workspace内仿真模型(无定义应力模型)分配给原理图元件时,无法保存‘Unknown’应力模型类型。 |
版本 24.1.2
Build: 44 日期: 2024年1月16日
原理图
58010 | 无法在SCH List面板中将字体大小从“9”更改为“10”。 |
58013 | IsComment查询关键字在SCH Filter面板上失效。 |
58169 | 添加了ERC违规类型,以检测导线/总线/信号线束与线束连接器边缘而非线束入口的连接,以及检测未连接的线束入口。 |
58445 | 执行项目验证时,未检测到没有与当前捕捉栅格对齐的对象。 |
PCB
53006 | 增强了在边界轮廓较为复杂的电路板上推挤布线(Walkaround、HugNPush、Push)时交互式布线器的性能。 |
56171 | 某些情况下,在单独的窗口中打开PCB文档时,将出现灾难性错误(在“ADVPCB.DLL”模块中) 。 |
56217 | 添加了在PCB文档内使用TT字体自动存储文本对象几何形状的功能。简化了缺失TT字体和文本实体的替换字体选择。 |
57719 | 改进了根据间隙规则进行的孔间隙检测,现在,当焊盘缺少孔环(焊盘孔径大于或等于焊盘直径)时,可以检查与焊盘孔的间隙。 |
58373 | 对于在一个分支上定义了两个柔性层堆栈的PCB,Layerstack可视化工具(“显示完整堆栈”功能已启用)显示了第二个柔性层堆栈和主刚性堆栈之间的偏移量。 |
58416 | 生成DXF文件时,未正确导出自定义形状的焊盘。此外,如果启用了Select Corners选项,那么焊盘形状信息会在导出时丢失。 (BC:20855, BC:22045) |
58482 | PCB.Pad.CustomMasks打开时,“更改圆角/倒角矩形焊盘的圆角半径”选项无法嵌入Properties面板中。非信号层焊盘缺少Top Paste Expansion字段。(BC:22161) |
58519 | 堆栈通孔焊盘和过孔在已生成的NC钻孔文件中生成重复钻孔,因此与PCB的钻孔表不一致。 |
58605 | 运行“Remove Unused Pad Shapes”命令后,任何已放弃的电气间隙违规都变得有效。 |
58607 | 在启用PCB.Pad.CustomMasks的情况下生成Gerber文件时,底部的Solder Mask和Solder Paste Gerber层缺失信息。 |
58665 | 改进了在设计空间里选中焊盘时Properties面板Pad Stack区域用户界面的可用性。(BC:22114) |
58787 | 改进了在设计空间里选中焊盘时Properties面板Pad Stack区域用户界面的可用性。 |
58810 | 堆栈通孔焊盘和过孔被错误地包含在已生成的ODB++输出中,因此与PCB的钻孔表不一致。 |
58847 | 添加了可以在PCB Layout Replication对话框内快速选择类别(NO ROUTING, ROUTING DETECTED)中的所有目标块的控件。 |
59087 | 使用“Make PCB Library”命令从PCB文档创建PCB库后,元件焊盘的阻焊层和助焊层缺失。 (BC:22437) |
PCB CoDesign
58400 | 现在,启用“Show on PCB”后,在PCB CoDesign面板的Changes列表中选择特定类别时,可以突出显示该类别中的所有更改。 |
58541 | 执行合并操作后,PCB文档将保持“Merged”状态(Projects面板上),直至出现新的冲突。即使保存本地更改,也无法再将该状态更改为“Modified”。 |
58832 | 添加了对union(在PCB上定义的基元分组)比较和变更应用的支持。 |
约束管理器
58334 | 在界面上的每个选项卡/栅格中添加了行号列。 |
58447 | 现在,确定自定义拓扑时,可以为每个不同的“Source to Destination”组合拟定xSignal。 |
58448 | 现在,确定自定义拓扑时,拟定xSignal将呈现为可以反映“Source to each Destination”(S-T) 和“Destination to Destination”(T-T) 的结构。 |
58449 | 现在,确定自定义拓扑时,xSignal 名称(仅在拟定列表中出现)将呈现为<SourceNetName> (<SourcePinDesignator> → <DestinationPinDesignator>)格式。 |
58763 | 改进了将所选网络添加到目标类时上下文菜单中的类选择功能。 |
58788 | 如果尚未订阅Altium Designer Pro/Enterprise Subscription,那么约束管理器将以“View Only”模式显示,这意味着能够查看但不能修改已定义的约束。 |
58852 | 现在,您在创建新的项目时,可以控制选择约束管理器或是旧的设计规则系统。 |
59223 | 某些情况下,尝试从约束管理器的xSignals选项卡访问右键单击上下文菜单时,会发生循环崩溃。 |
59286 | 某些情况下,启用约束管理器后,PCB文档打开时是空白文档(未显示基元)。 |
Draftsman
49636 | 在使用Draftsman时偶尔会遇到"System.IndexOutOfRangeException: Index was outside the bounds of the array"错误。 |
58476 | 导入对PCB上的位号标识符所做的更改后,已放置的电路板装配视图中的元件位号标识符被重置为默认值。 |
58846 | 取消选择对象以访问文档选项时,Properties面板中的信息显示明显延迟,造成性能退化。 |
3D-MID 设计
58517 | 现在,Properties面板上Net Information区域中选定走线的长度计算正确(因此,Delay也计算正确)。 |
多板设计
56072 | 添加了对多板项目中添加和使用Draftsman文档的支持。 (I:13991) |
56738 | 对于特定的多板原理图文档,由于模块入口脱离了栅格位置,因此无法在模块入口之间建立连接。 |
57868 | 添加了在多板原理图文档中移动一组选定模块入口的功能。 |
线束设计
52892 | 无法使用接线图中的参数管理器。 |
53154 | 现在,在布局图上高亮显示(跟踪)导线/线缆路径时,单击导线行(而不仅仅是单击其字符串)即可应用这一功能。 |
53416 | 现在,对象位号标识符可以作为活动链接添加到文本框和注释中,从而促进接线图和布局图中的快速交叉探测功能。 |
55355 | 在Harness Draftsman文档内选定的Connection Table的Components列表中出现一个空行/条目。 |
56254 | 将Designator属性添加到接线图中的Shield对象。 |
56255 | 现在,使用Shield with Connection对象时,如果导线与该对象的连接器连接,那么该对象的位号标识符将被添加到Wiring List(HarDwf文档中)。 |
57880 | 现在,布局图中使用的覆盖物被视为BOM中的元件,并支持部件选择和分组。 |
57881 | 现在,可以在多个*.WirDoc文档(采用“扁平化”设计方式)上定义完整的接线图,并能够使用新的Wire Break对象拆分导线。 |
58034 | 删除导线(接线图)或线束(布局图)的特定线段时,整个导线/线束都被删除。 |
58061 | 当使用(接线图中)另一个线束接线元件替代已放置的线束接线元件时,适用于被替代元件而不适用于替代元件的参数未被删除。 |
58191 | 现在,可以在Harness Draftsman文档中显示单个接头的连接表。 |
58330 | 将Designator属性添加到接线图中的Twist对象。 |
58331 | 在Draftsman文档内的已放置Connection Table中,引脚ID被错误排序为“1、10、2、20、21……”而不是“1、2、3、4、5……”。 |
58333 | 将接头/连接点放置在导线(接线图)/线束(布局图)上时,新导线/线束的位号标识符将被重置(<Prefix>?)。线束长度将保持不变。 |
58450 | 现在,布局图上连接点的位号标识符可以脱离连接点独立移动。 |
58451 | 接线图和布局图用户界面上的“Crimps”已重命名为“Cavities”。 |
58452 | 对于布局图中定义了多个物理视图的线束元件,无论选择何种视图,元件属性都将始终显示在Properties面板中。 |
58454 | 添加了“拆分”Harness Draftsman文档中的接线表以在多个“页面”上进行显示的功能,并提供页面高度限制控件。 |
58599 | 在特定设计中,特定的选定线束未显示正确的线束对象(单独导线而非单条线缆)。 |
平台
56216 | 使用由Enterprise Server的PLS提供的许可证时,如果PC从休眠期唤醒,那么该许可证可能会丢失。 |
58291 | 改进了License Renewal Failed对话框三种变体的文本,并提供包含解决步骤的相关知识库文章的链接。 |
58559 | 某些情况下会发生访问冲突(位于“WorkspaceManager.DLL”模块中的000000010DE27684地址)。 |
58700 | 现在,Altium Designer默认安装最新版本的7-Zip独立控制台(7za.exe)。 |
数据管理
53752 | 尝试使用Project Releaser发布特定设计时,发生“坐标不能为负数”的错误。(BC:21770) |
57940 | 添加了在多个数据提供程序可用时(Octopart、IHS Markit、SiliconExpert)对综合生命周期状态的支持(每当显示部件选择/详细信息时)。 |
58356 | 从CmpSync文档连接到SQL数据库时,如果数据库排针包含空格或特殊字符,那么会发生错误。 |
58358 | 使用资源管理器面板中的“Export Grid”功能时,如果导出为“XLS”格式,则会导致“文件格式和扩展名不匹配……”的错误。 (BC:22106) |
58402 | 对于基于Git的项目,删除了History & Version Control子菜单中的Commit命令。命令的可见性从VCS.AllowGitCommit advanced选项(默认为关闭)进行控制。 |
58412 | 编辑Workspace Library元件时,如果被检查的模型没有发生变更,那么这些模型仍会被发布到下一个修订版本中,并重置回基本生命周期状态。 |
58465 | 将“General”选项卡添加到工作区项目的Project Options对话框中,以便在断开工作区处理项目时使用。 |
58631 | 现在,对于限制共享的项目,在尝试共享该项目快照时出现的错误对话框中,所显示的消息不再包含内部详细信息。 |
58657 | 在验证通过部件请求工作流创建的元件时,发生与未定义数值的 Description/Comment (Name)参数相关的致命错误。 |
58760 | 关闭基于Git的工作区项目的同步功能时,.gitignore文件并未从本地项目副本文件夹中删除。 |
58796 | 现在,在已收到免费参数(包括生命周期)的情况下,获取部件付费SE参数(“获取SiliconExpert高级部件数据”)的控件仍然可见。 |
58822 | 现在,将Git控制的项目保存到连接的工作区时,合并文件始终处于启用提交状态(并且无法禁用)。 |
58839 | 在资源管理器面板中浏览符号/封装的历史记录时,如果之前选中了元件历史记录的Part Choices选项卡,则无法显示预览。 |
导入/导出
54302 | 将PCB导出为Ansys EDB格式时,与原始电路板布局相比,某些焊盘会发生旋转。 (BC:20506) |
57576 | 将CAD Exchanger库更新到了3.23.0版本。同时将更新受支持的导入/导出格式版本,并解决一些导出问题(例如,Parasolid Models与SOLIDWORKS的兼容性)。 |
58149 | 导入特定的xDX Designer设计时,在已生成原理图文档上端口缺失。 |
58150 | 导入特定的xDX Designer设计时,端口被放置在已生成原理图文档上的错误位置。 |
58152 | 导入特定的xDX Designer设计时,由于在已生成原理图文档上的两根导线之间放置了一个意外端口,因此导致短路。 |
58154 | 导入特定的xDX Designer设计时,特定元件的Description和Comment参数值为空。 |
58159 | 导入xDX Designer设计时,不支持自定义颜色,导致已生成原理图不包含与原始文件相同的元素颜色。 |
58438 | 导入特定的xDX Designer设计时,已生成原理图文档的捕捉栅格被禁用。 |
58492 | 导入特定的Allegro设计时,埋孔被错误导入。 |
58608 | 现在,导入Xpedition设计/库时,Placement Outline层被映射到Courtyard层,而Insertion Outline层被映射到Component Outline层。 |
58626 | 导入特定的Xpedition库时,Ref Des和Part No字段(对于任何封装)的文本框的中心未位于封装原点上。 |
58681 | 导入Zuken CR-5000设计时,绘图层作为信号层、覆盖层和助焊层上的基元导入。 |
58682 | 导入Zuken CR-5000 PCB时,层映射未重置为默认值,这有时会导致层转换错误。 |
58757 | 将PCB导出为Ansys EDB格式时,以MOhm为单位指定的电阻值被错误地以mOhm为单位导出。 |
58792 | 现在,导入xDX Designer设计时,“Force passive PinType for IN,OUT,BI pins”选项(在导入向导的“报告选项”页面上)默认被禁用。 |
58803 | 导入特定的Xpedition库时,特定封装的Top Solder Paste和Mask导入错误。 |
电路仿真
55555 | 某些情况下会发生访问违规(位于“xspice.dll”模块中的00007FFAEEEE1A2F地址)。 |
58026 | 作为Transient Analysis的一部分添加了Stress Analysis选项,用于计算每个元件的工作条件(最大电压、电流和功率),并根据元件应力模型中定义的限值进行检查。 |
58340 | 对于特定设计,如果在启用Transfer Function的情况下运行OP分析,则会导致SDF文档中无法创建Transfer Function选项卡。 |
58633 | 对于特定设计,如果运行噪声分析,则会导致SDF文档中无法创建Noise Spectral Density和Integrated Noise图表。 |
58834 | 在“快速入门”项目的第一张图纸上,在Vcc和out之间放置差分电压探头后,运行OP分析时会导致出现“指数超出范围”的异常情况。 |
版本 24.0.1
Build: 36 日期:2023年12月13日
原理图
57925 | 在某些情况下,使用原理图时,会遇到“Object reference not set to an instance of an object”错误。 |
PCB
54402 | 引入了在使用Interactive Differential Pair Router时,对“Any Angle”转角样式的支持。 |
54880 | 优化并提高了在Properties面板中选定过孔,以访问其属性时的性能,尤其是在大型设计中。 |
56856 | 无法在Layer Stack Manager中将自定义材质应用于Surface Finish层。 (BC:21579) |
57845 | 当从PCB直接生成ODB++数据时,创建的自定义焊盘形状文件夹命名不符合ODB++规范中的Legal Entity Names。 (BC:21104) |
58072 | 在某些情况下,PCB 可能会进入其板区域未分配叠层的状态。 |
58088 | 当手动输入Paste Expansion(对于Paste层)的无效值时,会遇到 "The input value is invalid"错误。 |
58102 | 当从PCB生成打印复合图纸时(直接或通过Output Job),显示的焊盘编号和焊盘网络将围绕X轴进行镜像。 (BC:21511) |
58109 | 每当关闭并重新打开PCB文档时,Diff Pair绕线模式均将丢失其目标规则。 |
58335 | 增强的Layer Stack Report Setup对话框现在包括Layer Stack中存在的所有列,以确保能够更好地控制想要在生成的Layer Stack Report中显示的数据。 |
58370 | 通过Layer Stack Manager对Impedance Profile进行定义时,无法将阻抗参考层设置为‘无’。 (BC:21626) |
PCB CoDesign
58023 | 增强了在PCB CoDesign面板中首次扩展涉及多项差异的类别时的性能。 |
58053 | 您可以现在针对已添加、修改、删除和未更改的对象(引脚间连接的未更改对象),选定颜色(View Configuration面板)。 |
58181 | 现在可根据具体情况,将铜皮对象冲突分为引脚间连接组,以便于探索和解决更改。 |
约束管理器
57977 | 添加了在从PCB编辑器访问Constraint Manager时对Nets自定义拓扑结构进行编辑的功能。 |
57979 | 添加了针对所选约束集的自定义拓扑结构进行编辑的功能。 |
57981 | Constraint Manager已成为‘Cross Select’功能的一部分。启用后,您可以从Constraint Manager到原理图/PCB交叉选定网络,反之亦然。 |
58020 | 除预定义节点以外,所有节点现在均默认在Physical和Electrical视图中折叠。菜单命令支持所有节点的快速展开/折叠。 |
58240 | 支持(在Clearances视图中)将Clearance Matrix添加到Differential Pair Classes中。 |
58299 | 添加了(在Electrical视图中)从xSignals选项卡删除选定xSignal的功能。 |
58625 | 启用Constraint Manager后,通过Polygon Pour Manager创建Clearance规则时会导致无法保存PCB文档和Access Violation。(BC:22326) |
58634 | 启用Constraint Manager后,无法在‘PCB Rules and Constraints Editor’对话框中禁用Clearances规则或更改其范围。(BC:22295) |
Draftsman
57369 | 在文档中选定对象与在打开的Properties面板中显示其属性之间,存在明显滞后。 |
57579 | 改进了导入Board Assembly View元件更改时的进度消息,以显著缩短导入时间。 |
3D-MID设计
58426 | 支持在3D基板上直接布局以支持3D-MID设计,并以Laser Direct Structuring(LDS)制造工艺所需的格式导出制造数据。 |
线束设计
56164 | 如果已使用十六进制值指定了颜色名称,则Harness Draftsman文档中的Wiring List和Connection Table将不会在Color列中显示导线颜色。 |
57193 | 在某些情况下,会无法针对更早版本的Harness设计项目,启用/禁用Wiring Diagram中的导线参数可见性。 |
57407 | Layout Drawing中所用Layout Labels现在被视为BOM中的元件,并支持部件选择和分组。 |
57543 | 现在可以使用Properties面板中的Spacebar或Rotation字段,旋转Layout Drawing中的Layout Labels。 |
57807 | 无法通过拖放操作,将Harness Wiring Component从Explorer面板放入Wiring Diagram,且右键单击Place命令不起作用。 |
57859 | 向Harness Draftsman文档中的Connection Table(Cable、Crimp、ToPin、ToPart)和Wiring List(Cable、FromCrimp、ToCrimp)对象,添加了额外数据列。 (I:22177) |
57866 | (在连接的Workspace Library中)将Layout Drawing上的线束元件更新至最新版本时,其方向将会发生改变。 |
57867 | (在连接的Workspace Library中)将Layout Drawing上的线束元件更新至最新版本时,覆盖对象的绘制顺序(Z轴)将会发生改变。 |
57883 | Copy、Cut和Paste功能在Harness Wiring Model编辑器中不起作用。 |
57968 | 现在可以在Layout Drawing的末端,对线缆导线进行拆分。 |
平台
56676 | 添加了对使用长路径的支持,其中<filepath>+<filename>超过256个字符(需要首先为Windows启用长路径支持)。(BC:20970, BC:21080, I:10475) |
57740 | 在某些情况下,当使用Project Releaser对想要发布的项目进行准备时,GDI句柄使用率会变得非常高,且有时会导致Altium Designer崩溃。 |
57774 | 在某些情况下,会遇到“System.InvalidCastException:无法涂布类型为“System.__ComObject”的COM对象…...”错误。 |
数据管理
57726 | 无法使用Storage Manager面板,提交对与SVN Database Library关联的自由SchLib/PCBLib的修改。 (BC:18693) |
57834 | 在Explorer面板中访问Library Health视图,会导致Tasklist面板的会话终止。 |
57856 | 改进了尝试放置未引用原理图符号的Workspace Library元件时的错误消息文本。 |
57892 | 对于特定设计中央存储库,尝试迁移‘包含历史’的组成项目时会导致失败。 |
57954 | 将.PrjPcb文件添加到其自身项目中,然后右键单击Projects面板中的主项目入口,会导致Altium Designer崩溃并关闭。(BC:21967) |
57991 | 在Open Project对话框中,对列所做更改(排序、可见性)无法存储,而是会在软件重新启动后恢复为默认值。(BC:22286) |
57995 | 当(从项目历史视图)针对Workspace项目的先前提交Downloading Sources时,无法在Projects面板中打开该历史提交。 (BC:22024) |
58176 | 对于特定PCB设计项目,Altium Designer会在打开项目ActiveBOM文档时‘冻结’。 |
58180 | 当在新Variant Manager中保存定义变量时,生成的.txt文件中的数据与Variant Manager中的数据视图不一致。 |
58239 | 在(Projects面板中)特定文件上单击Save to Server时,现在将在Save to Server对话框中仅选定该文件。 |
58251 | 当将Git控制的项目保存到连接的Workspace时,冲突条目现在将始终启用提交(且无法禁用)。 |
58285 | 转移元件所有权后,其历史会错误地将新负责人显示为该元件的Creator。 |
58315 | 将符号重新发布到连接的Workspace时,Workspace的名称未在与该符号相关的元件列表中正确显示。 |
58376 | 在某些情况下,使用Components面板时,会遇到 "System.InvalidCastException: Specified cast is not valid"错误。 |
导入/导出
57381 | xDX Designer Importer功能得到增强,以更好地处理多部件符号的导入,提供仅符号导入功能,并以CSV格式生成部件符号和引脚映射数据。 |
57763 | 导入Xpedition设计时,现在可以将Placement Outlines作为基元导入到Placement Outline层,以可以作为拉伸体导入Top/Bottom 3D Body组装层。 |
57932 | 导入Xpedition设计时,现在可以选择想要创建拉伸体形状的层,并将其存储在Top/Bottom 3D Body组装层上。 |
58031 | 对于导入的特定OrCAD设计,生成的原理图图纸上的元件引脚名称会发生旋转。 |
58119 | xDX Designer Importer功能得到进一步增强,以支持数据表信息,并作为参考(ComponentLinknDescription/ComponentLinknURL参数)存储在生成的CSV文件中。 |
电路仿真
57909 | 在某些情况下,使用Simulation Viewer时,会遇到 "Object reference not set to an instance of an object"错误。 |
58035 | P-Channel晶体管(BJT、JFET、MOSFET、MESFET)的输出电流现在将被视为流入电流,以确保其与N-Channel晶体管一致。 |
Ansys CoDesigner
52948 | 添加了对ECAD(Altium Designer)与仿真(Ansys Electronics Desktop(AEDT))领域之间协同设计(CoDesign)的支持。 |
Power Analyzer by Keysight
58001 | 添加了对同一元件上不同串行元素的多个网络分配电流的支持。 |
Other
55571 | 在某些情况下,移动“Windows 用户界面”面板时,会遇到访问冲突(at address 0000001400011565 in module "X2.EXE")。 (BC:21826) |