Empty node title
Created: 10月 18, 2018 | Updated: 7月 01, 2024
| Applies to versions: 1.0, 1.1, 2.0, 2.1, 3.0, 3.1 and 3.2
現在、バージョン 1.0. をご覧頂いています。最新情報については、バージョン Empty node title の 5 をご覧ください。
Altium NEXUSのPCBエディターでは、デザインルールの概念を使用して設計の要件を定義できます。これらのルールは、PCBエディターに対する「命令セット」を構成します。配線の幅、クリアランス、プレーン接続形状、配線ビア形状など、あらゆるデザインの側面が網羅されており、その多くはオンラインのデザインルールチェッカー(DRC)でリアルタイム監視できます。
デザインルールでは特定のオブジェクトが対象となり、ルールが階層的に適用されます。同じタイプのルールを複数定義できるので、1つのオブジェクトが、同じスコープを持つ複数のルールの対象になる可能性があります。この場合に発生するのがルールの競合です。全てのルールの競合は、優先順位の設定によって解決されます。システムは優先順位の高いルールから順番に評価し、最初にスコープがチェック対象のオブジェクトと一致するルールを適用します。
デザインルールを明確に定義すると、たいていは厳密で多様な設計要件を含む基板設計を正しく完了できます。PCBエディターはルールベースであるため、設計の最初の時点で時間をかけてルールを設定しておくと、ルールシステムが適切にガイドしてくれるので、設計者は安心して設計作業を効率的に進めることができます。
デザインルールは、下記のカテゴリーで構成されます。
- Electricalルール
- Routingルール
- SMTルール
- Maskルール
- Planeルール
- Testpointルール
- Manufacturingルール
- High Speedルール
- Placementルール
- Signal Integrityルール